• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 35,351건

자동화 설계 자동화를 위한 순차 제어기를 구성할 때, 다양한 논리연산을 필요함. 논리표현에 일반적은 H 레벨을 1로, L 레벨을 0 으로 설정하는 정논리 채택(반대로 설정하는 것을 부논리라고 함.) 논리연산에 사용되는 논리회로에는 기계
  • 페이지 25페이지
  • 가격 3,000원
  • 등록일 2011.04.21
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리연산을 하기 위한 새로운 대수학을 전개하였는데 이것이 불 대수이며 논리 대수라고도 한다. 이 불 대수는 논리 회로를 다루는데 편리한 도구로 이용되고 있으며, 컴퓨터의 논리회로 분야에서 널리 이용되고 있다. 불 대수에서 기본적으
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2010.01.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리연산회로(1) 35 실험 6. 산술논리연산회로(2) 35 1. 실험 목적 35 2. 기초 이론 35 3. 예비 보고서 41 4. 실험 기자재 및 부품 43 5. 실험 방법 및 순서 43 6. 실험 결과 44 실험 7. 플립플롭(1) 48 실험 8. 플립플롭(2) 48 1. 실험 목적 48
  • 페이지 78페이지
  • 가격 12,600원
  • 등록일 2013.12.29
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리적으로 등 가임을 정의한 불 관계식을 의미한다. A·B=A+B 두식을 De-Morgan 의 정리라 하며, 이 두 식은 NAND 게이트 와 NOR 게이트의 응용 및 논리회로를 간소화시키는데 널리 이용될 수 있다. 2.1 NAND 게이트를 이용한 기본논리회로 [ 실 험 ] 
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2003.04.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리게이트와 부울대수 3.1 논리연산과 논리게이트 3.2 부울대수 3.3 부울함수의 정규형 및 표준형 제4장 부울함수의 간소화 및 구현 4.1 개요 4.2 카노우 도표 방법 4.3 NAND 게이트와 NOR 게이트를 이용한 구현방법 제5장 조합논리회로 5.1 개요 5.2
  • 페이지 28페이지
  • 가격 5,500원
  • 등록일 2009.03.27
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
. 논리회로의 배열에 따라 아주 다양한 논리연산이 가능하다는 것도 Boolean equation을 쓰면서 이해하게 되었고, 조그만 변화도 완전 정반대가 되는 연산을 낳을 수 있다는 점도 알게 되었다. I. 목적 II. 실 험 결 과 분 석 III. 토의와 토론
  • 페이지 7페이지
  • 가격 2,000원
  • 등록일 2010.01.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리연산 (1) AND연산 (2) OR연산 (3) NOT연산 나. 논리 게이트 (1). AND 게이트(논리곱) (2). OR 게이트(논리합) (3). NOT 게이트(논리 부정) (4). NAND 게이트 (6). EXCLUSIVE-OR 게이트 자. 드모르간의 법칙 차. 부울대수 3
  • 페이지 5페이지
  • 가격 1,500원
  • 등록일 2011.11.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로도 등가라는 사실을 기억하라. ■ 실험순서 ▶ 논리 연산 1. 부록 A에서 7400 quad 2-입력 NAND 게이트와 7402 quad 2-입력 NOR 게이트의 연결 다이어그램을 찾아보라. 이들 IC 각각에는 4개의 게이트들이 포함되어 있다. Vcc와 접지를 해당 핀에
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
반가산기 : 2진수 덧셈에서 두 개의 비트 A와 B를 더한 합 S와 자리올림(carry) C0를 출력하는 조합회로이다. 전가산기 : 두 개의 비트 A, B와 밑자리로부터의 자리올림 C1을 더한 합 S와 윗자리로의 자리올림 C0를 출력하는 조합회로이다. 가산
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2013.10.28
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
연산회로 ▷ 2진 가산기의 출력 D = A + Y + Cin ▷ 회로의 동작결과는 <표 4-4>에 보여진다 논리 마이크로 연산 ◎ 논리 마이크로연산 - 레지스터에 저장된 비트열에 대한 2진 연산으로서 각 비트를 독립된 2진 변수로 가정하여 연산을 수행
  • 페이지 11페이지
  • 가격 2,300원
  • 등록일 2004.05.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top