|
1장 컴퓨터와 디지털 논리회로
제2장 데이터 표현
제3장 논리게이트와 부울대수
제4장 부울함수의 간소화 및 구현
제5장 조합논리회로
제6장 순서논리회로
제7장 레지스터와 카운터
제8장 기억장치와 PLD
* 각 장별 출제예상문제 + 해설포함 *
|
- 페이지 72페이지
- 가격 9,000원
- 등록일 2015.05.22
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
제1장 컴퓨터와 디지털 논리회로
1. 디지털시스템
- 시스템의 정의: 입력과 출력을 갖는 검은 상자로서, 어떠한 목적을 달성하기 위하여 상호작용하는 구성요소들의 집합
2. 디지털 시스템의 장점
① 디지털시스템은 구성요소의 처리과정이
|
- 페이지 29페이지
- 가격 5,000원
- 등록일 2014.05.29
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1장 컴퓨터와 디지털 논리회로
제2장 데이터 표현
제3장 논리게이트와 부울대수
제4장 부울함수의 간소화 및 구현
제5장 조합논리회로
제6장 순서논리회로
제7장 레지스터와 카운터
제8장 기억장치와 PLD
* 각 장별 출제예상문제 + 해설포함 *
|
- 페이지 72페이지
- 가격 9,000원
- 등록일 2014.05.29
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1장 컴퓨터와 디지털 논리회로
제2장 데이터 표현
제3장 논리게이트와 부울대수
제4장 부울함수의 간소화 및 구현
제5장 조합논리회로
제6장 순서논리회로
제7장 레지스터와 카운터
제8장 기억장치와 PLD
* 각 장별 출제예상문제 + 해설포함 *
|
- 페이지 72페이지
- 가격 9,000원
- 등록일 2014.02.17
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 논리회로
제 2 장 데이터 표현
제 3 장 논리게이트와 부울대수
제 4 장 부울함수의 간소화 및 구현
제 5 장 조합논리회로
제 6 장 순서논리회로
제 7 장 레지스터와 카운터
제 8 장 기억장치와 PLD
- 각 장별 출제예상문제 및 해설 -
|
- 페이지 68페이지
- 가격 7,500원
- 등록일 2012.06.20
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
중략 - 제1장 컴퓨터와 디지털 논리회로 제2장 데이터 표현 제3장 논리게이트와 부울대수 제4장 부울함수의 간소화 및 구현 제5장 조합논리회로 제6장 순서논리회로 제7장 레지스터와 카운터 제8장 기억장치와 PLD - 출제예상문제(해설포함)
|
- 페이지 47페이지
- 가격 6,500원
- 등록일 2009.05.20
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이에 상응하는 논리적의 논리화 형태(AND-OR)의 논리회로를 74LS04, 74LS08, 74LS32로 그림 4-7에 그려 넣는다.
(4)실험 4
그림 4-7의 논리회로를 구성하고, 표 4-6의 입력을 가한 때의 출력을 측정하여 해당란에 기입한다. 단, 회로를 구성할 때 A, B, C의 부
|
- 페이지 3페이지
- 가격 800원
- 등록일 2011.05.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
링
Ⅲ. 게이트와 다이오드논리게이트
1. 다이오드에 의한 AND논리회로
2. 다이오드에 의한 OR 논리회로
Ⅳ. 게이트와 논리게이트
Ⅴ. 게이트와 NOT(반전회로)게이트
Ⅵ. 게이트와 NAND(부정 논리곱 회로)게이트
Ⅶ. 게이트와 AND(논리곱
|
- 페이지 9페이지
- 가격 6,500원
- 등록일 2013.07.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
~(그림 3)의 논리회로에서는 0을 0V, 1을 5V로 하여 설명하였지만, 실제로 트랜지스터나 다이오드를 사용한 회로에서는 0으로 하고 싶은 단자에 0V 이상의 전압이 걸리거나 1로 하고 싶은 단자에 5V 이하의 전압이 걸리기도 한다. 그리고, 신호에
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2005.05.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
의 진리값표
( 표 5 ) 부논리의 AND회로의 진리값표
입 력 1
입 력 2
출 력
1
1
1
1
0
0
0
1
0
0
0
0
6. 스레시홀드
(그림 1)~(그림 3)의 논리회로에서는 0을 0V, 1을 5V로 하여 설명하였지만, 실제로 트랜지스터나 다이오드를 사용한 회로에서는 0으로 하고
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2010.03.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|