|
회로
QuartusⅡ시뮬레이션 - 아래 회로
Altera De2 board 동작사진 - 위 회로
Altera De2 board 동작사진 - 아래 회로
B.Discussion
분배법칙에 의해 대수적, 논리적으로 두 회로는 이론 면에서 같음을 알고 있었기에 결과는 예상 할 수 있었다. 먼저 Pspice와 쿼
|
- 페이지 22페이지
- 가격 1,200원
- 등록일 2008.11.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
~(그림 3)의 논리회로에서는 0을 0V, 1을 5V로 하여 설명하였지만, 실제로 트랜지스터나 다이오드를 사용한 회로에서는 0으로 하고 싶은 단자에 0V 이상의 전압이 걸리거나 1로 하고 싶은 단자에 5V 이하의 전압이 걸리기도 한다. 그리고, 신호에
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2005.05.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
●실험에 관련된 이론
●실험 방법 및 유의 사항
●참고문헌
●실험 회로 및 시뮬레이션 결과
|
- 페이지 8페이지
- 가격 8,400원
- 등록일 2015.04.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
기초논리회로에서 다루었던 기본적인 디지털 논리 소자들을 사용하여 회로를 설계하고, 그 동작을 확인해 보았다. 딜레이 시간과 최소 동작 전압 등의 실험을 통해 비록 디지털 회로를 구현하는 것이지만 그 안에는 아날로그 적인 요소들이
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2013.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
의 진리값표
( 표 5 ) 부논리의 AND회로의 진리값표
입 력 1
입 력 2
출 력
1
1
1
1
0
0
0
1
0
0
0
0
6. 스레시홀드
(그림 1)~(그림 3)의 논리회로에서는 0을 0V, 1을 5V로 하여 설명하였지만, 실제로 트랜지스터나 다이오드를 사용한 회로에서는 0으로 하고
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2010.03.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|