|
2-1
표 2-1
A
B
U
V
X
Y
Z
0
0
0
1
1
0
1
1
그림 2-2
표 2-2
A
B
W
X
Y
0
0
0
1
1
0
1
1
그림 2-3
표 2-3
A
B
U
V
W
X
Y
0
0
0
1
1
0
1
1
그림 2-4
표 2-4
A
B
C
U
V
W
X
Y
0
0
0
0
0
1
0
1
0
0
1
1
1
0
0
1
0
1
1
1
0
1
1
1
5. 실험 고찰
1. 회로 1에서, 변수 A와 B를 사용하여 U,V,W,X,Y,Z에 대한 부울 대
|
- 페이지 5페이지
- 가격 500원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
(2) OR연산
(3) NOT연산
나. 논리 게이트
(1). AND 게이트(논리곱)
(2). OR 게이트(논리합)
(3). NOT 게이트(논리 부정)
(4). NAND 게이트
(6). EXCLUSIVE-OR 게이트
자. 드모르간의 법칙
차. 부울대수
3. 예비 보고서 문제
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2011.11.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
법칙인데, 이번 실험의 Boolean equation을 드모르간의 법칙을 통해 간단히 나타낼 수 있었다. 참고로 드모르간의 1법칙과 2법칙은 다음과 같다.
드모르간의 제 1법칙 : (A+B)' = A'B'
드모르간의 제 2법칙 : (A·B)' = A'+B'
5. 예비보고서 (4)에서 구성
|
- 페이지 12페이지
- 가격 5,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험기기
5v 전압원
IC: 74HC00, 74HC02, 74HC04(2개), 74HC05, 74HC08, 74HC11, 74HC32, 74HC86
(보고서 맨 끝에 참고자료)
전압계 또는 오실로 스코프
4. 실험방법
실험 1 3-input AND gate 구성
위 회로를 구성하고, 출력 결과를 토대로 Truth table을 작성하라
3-input OR, NAN
|
- 페이지 7페이지
- 가격 9,660원
- 등록일 2014.05.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
드모르간의 정리를 이용하여 이 회로가 그림 7-1의 회로와 등가임을 증명하여라.
High
X
1· = 1 + = 0+A = A (그림7-7)
A+0 = A (그림 7-1) 실험7 부울 법칙과 드모르간의 정리
실험 목표
사용 부품
이론 요약
실험 7 보고서
실험 목표
데
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2012.05.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|