• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,563건

회로도 구성 방법인데, 이번 실험에서는 지난 실험에서 교수님이 몸소 보여주셨던 빵판 설계 비법을 한 번 그대로 따라해 보았다. 그런데 실수의 확률도 적어졌고, 무엇보다도 설계한 회로를 한눈에 검토할 때 발군의 장점을 보여주었다. 앞
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.04.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
획서는 잘 작성되었다고 생각하는가? 계획서에서 자신이 설계한 회로, 또는 방법이 틀렸다면 왜 틀렸다고 생각하는가? 무엇을 배웠고 무엇을 느꼈는가? 계획서에는 큰 문제가 없다고 생각한다. Pspice 상에서는 제대로 동작이 되었기 때문이다.
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.04.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
설계실습계획서는 잘 작성되었다고 생각하는가? 계획서에서 자신이 설계한 회로 또는 방법이 틀렸다면 왜 틀렸다고 생각되는가? 사실 실험의 결과와 그래프의 형태를 보면 실험은 큰 문제없이 잘 이루어진 것처럼 보인다. 하지만 위에서도
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.04.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
발견한 까닭에 원하는 결과를 얻기까지 필요 이상의 시간이 소모되었다. 다음부터는 조금 더 회로 설계에 집중을 해서 하나하나 꼼꼼하게 따져 보아야겠다. (3) 이번 실습을 통하여 무엇을 느꼈는가? 또 이 설계실습을 통하여 무엇을 배웠는가
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2013.04.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
process; process (reset, clock) begin if reset = '1' then cnt <= X"0000"; elsif clock'event and clock = '1' then if cnt = X"270f" then cnt <= X"0000"; else cnt <= cnt + 1; end if; end if; end process; 1. 프로젝트 개요 2. 디지털 도어락 기
  • 페이지 200페이지
  • 가격 3,000원
  • 등록일 2011.06.03
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
부득이 위의 방식으로 하였다. State diagram과 table을 파악해 가며 그림을 그리는 것은 다른 단원보다 훨씬 흥미로워 더 재미있게 숙제를 할 수 있었던 것 같다. 8.참고문헌 (1) Fundamentals of Digital Logic with VHDL Design second edition, Stephen Brown, 2005 
  • 페이지 9페이지
  • 가격 2,300원
  • 등록일 2013.08.07
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
기계적 움직임에 시연 가능성이 있을 것으로 생각되어 작품구상에 들어가게 되었다. 제작동기 사용부품및 공구 사용IC Data Sheet 작품의 동작 회로도 구성 작품의 구성(브레드보드) 작품의 구성(만능기판) 작품구성완료 후 동작모습
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2009.09.18
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털공학실험 출판사 : 복두출판사 저자 : 구성모 초판발행 : 1997년 2월 25일 발행 서명 : 디지털회로 및 시스템실험 출판사 : 청문각 저자 : 대한전자공학회 초판발행 : 2002년 7월 20일 발행 서명 : Logic and computer design fundamentals 출판사 : PEARSON
  • 페이지 26페이지
  • 가격 3,000원
  • 등록일 2010.11.26
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털 시계 전체 회로에서 분 조절 스위치와 시 조절 스위치 한쪽이 10Hz에 연결 되어 있는 것을 1Hz의 연결로 바꾸어 분과 시를 하나씩 조절 할 수 있도록 보안하였다. ▣ 설계 목적 ▣ 설계 이론 ▶동기식 modulo-N 카운터 ▶시간을 표시
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2011.09.28
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로와의 차이를 비교해본다. Pspice 시뮬레이션 결과 74LS47 -> 7segment 그림 4-4 다중화기(74LS157) 그림 4-5 역다중화기(74LS155) ○ Reference 1. http://princess.kongju.ac.kr/DigitalMain/framekor.htm 2. 디지털논리와 컴퓨터설계, 황희융, 1986 3. 디지털전자회로, 탑출
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2011.05.02
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top