|
찍힌 먹지가 흔들려 위치가 약간 변경되어 정확한 값을 얻지 못했고 육안으로 각도를 재어 오차가 생겼다.
3. 참고문헌
건국대학교 물리학과*나노과학기술전공/일반물리학실험/북스힐/2015/97~100 1. 실험결과
2. 토의
3. 참고문헌
|
- 페이지 4페이지
- 가격 6,300원
- 등록일 2015.12.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험계산결과와 비교한다.
(20) 검류계는 멀티테스터로 거의 0을 만든 후 사용한다.
5. 참고문헌
[1]일반물리학실험, 김용민 외, 북스힐, 203p (2013)
[2]네이버 지식백과 1. 실험목적
2. 실험원리
3. 실험기구 및 장치
4. 실험방법
5. 참고문헌
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2015.10.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이므로 값에 1000 값을 곱해주어야 한다.
5. 오차요인
올인원 옴의법칙 실험장치의 미세한 저항, 입력 전압, 전류의 오차, 노후화, 저항의 오차, 연결 도선의 저항값
6. 참고문헌
대학물리학-하-(청문각), 일반물리학실험-제3판-(청문각)
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2013.07.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
표지 양식
년도-학기
2020 년 2학기
과목명
전자회로실험
LAB번호
제목
1
BJT의 고정 바이어스 및 전압분배 바이어스
실험 일자
2020년 9월 30일
제출자 이름
제출자 학번
Chapter 1. 관련 이론
- 바이폴라 트랜지스터는 차단, 포화, 선형의 3가지 모드로
|
- 페이지 11페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
높은 부하에서도 정류파형을 유지할 수 있어서 고급 정류회로에 사용되지만
2개중 1개의 다이오드가 도통되면 출력에 단락현상이 발생하여 트랜스가 소손될 수 있다 I. 실험목적과 배경이론
II. 결과 데이터
III. 고찰
IV. 생각해보기
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2024.02.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
의 드레인 포화전류는 라고 표시하며, , ,의 사이에서
의 관계가 성립된다. FET의 3정수인 증폭정수 μ, 드레인저항 , 상호컨덕턴스 은 다음과 같이 정의 된다.
Common Source의 경우에 대해서만 실험하며 CS에 대한 회로를 보면
<그림1. 소스공통 FE
|
- 페이지 14페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 결과 (시뮬레이션)
PSpise 모의실험 - Ch.6 신호분석기 동작 및 공통 이미터 증폭기의 주파수 응답
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 Schematic 및 입력전압(), 출력전압()의 파형을 해당 표에
|
- 페이지 22페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
연결한 후, 화면 우측하단에 있는 후크부분 위쪽에는 측정부
아래쪽에는 접지부를 연결한다.
3) 정확한 실험을 위해 조정되지않은 파형을 드라이버 등으로 프로브를 좌우로 돌려
정확한 파형을 얻어낸다.
4)표시창에 나온 파형을 이용하여 실
|
- 페이지 21페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
표지 양식
년도-학기
2020 년 2학기
과목명
전자회로실험
LAB번호
제목
1
연산 증폭기 및 선형 연산
증폭기 회로
실험 일자
2020년 11 월 25 일
제출자 이름
제출자 학번
Chapter 1. 관련 이론
연산증폭기
연산 증폭기(op-amp, Operational amplifier)는 한 개의
|
- 페이지 18페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 결과 (시뮬레이션)
PSpice 모의실험 - CH.4 소신호 공통 이미터 증폭기
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(vin), 출력전압(vout)의 파형을 해당 표에 포함하여 시뮬레이션
|
- 페이지 10페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|