|
offset drift 문제는 조금 힘들다고 할 수 있다. 보통 25℃에서 offset을 조정해 놓아도 온도가 변화함에 따라 offset이 변하게 된다. 그래서 특별히 offset 스펙을 높인 OP-amp 의 경우에는 열적결합과 위치결합을 시켜 온도보상을 하고 있다. (열적결합
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2006.12.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전자회로 실험, 청문각, 1997년, p.303~p.350 실험 9. 741OP-AMP 해석 실험
1. 실험 결과
실험 9.1 DC ANALYSIS
1) DC Voltage
2) DC Current
3) Offset Voltage
실험 9.2 AC ANALYSIS
실험 9.3 Transient ANALYSIS
실험 9.4 SLEW RATE ANALYSIS
2. 토의
|
- 페이지 10페이지
- 가격 4,200원
- 등록일 2012.12.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
전압이득의 주파수 특성을 확인해 보았다.
먼저 입력전압을 VAC(3V) 소자로 교체한 뒤 시뮬레이션을 실행하니 아래 그래프가 나타났다. <설계2 결과보고서>
Pspice를 이용한 전기/전자회로 모의해석
1. 설계 목표
2. Pspice 예시회로
|
- 페이지 6페이지
- 가격 4,000원
- 등록일 2015.06.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전자회로실험, 이행세 외 1명, 2003년
- 디지털 전자회로, 유관식, 2001년
- OP-Amp 회로 실험, 강경일
- 회로이론, 정타관, 1993년
- ynucc.yeungnam.ac.kr/~yssuh/Analog
- home.cmh.hs.kr/~choys/elec
- my.netian.com/~twssd/8051a/dac.htm Ⅰ. 서론
Ⅱ. 본론
1. DAC의 종류
|
- 페이지 25페이지
- 가격 2,000원
- 등록일 2003.12.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
PEARSON PRENTICE HALL, 2010.
- 전자회로실험 교재, 아주대학교, 2011. < 1. 설계부품 >
< 2. 설계 준비 사항 >
< 3. 실험 과정 및 실험 결과(실제 실험 결과를 시뮬레이션과 비교분석) >
< 4. 실험 결과에 대한 토의 및 고찰 >
< 5. 참 고 문 헌 >
|
- 페이지 14페이지
- 가격 5,000원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로에서 전압분배법칙에 따라 에 걸리는 전압 이다. 이 식을 내부저항 에 대하여 정리하면 가 되고 이 식을 통해 를 구하여 평균값을 구하니 평균 저항값이 -0.425Ω가 나왔다. 위의 표에서 이 무한일 때와 1kΩ일 때의 을 비교해보면 거의 차이
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2015.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전자회로실험(정원섭,차형우),電子回路實驗(류장렬,이윤희),電子回路實驗(유장렬), ◉ 제목
◉ 목적
◈Powersupply(전력 공급기)
◉ 이론
◉ 방법
◈VOM(volt-ohm-milliampere)
◉ 이론
◉ 방법
◈Oscilloscope
◉ 이론
|
- 페이지 9페이지
- 가격 1,500원
- 등록일 2007.05.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
비해 오프셋 전압이 낮을 것으로 예상된다. 실험 내용
1. 오프셋 조정 핀을 이용한 오프셋 조정 실험
2. 오프셋 조정 핀이 없는 경우의 오프셋 조정 실험
3. 오프셋 전압과 전류 측정
4. 오프셋 보정 저항 적용 시 오프셋 전압 측정
|
- 페이지 4페이지
- 가격 3,360원
- 등록일 2012.09.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
조정한다.
(5) 출력단의 전압 크기가 주어진 규격 이상이 되도록 R5를 조정한다.
(6) 전체 전자 오르간 회로를 구성하여, Pspice로 검증한다.
설계 회로 구성
<R=11.5 일 때 440Hz [A4(라)]>
<R=10.3 일 때 490Hz [B4(시)]>
<R=9.8 일 때 520Hz [C5(도)]>
&
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
내부입력임피던스
★목적
★회로도
★내부입력임피던스 정의
★실험 및 결과
★고찰
2. Slew Rate
★목적
★회로도
★Slew Rate란?
★실험 및 결과
★고찰
3. 동상제거비
★목적
★회로도
★동상제거비란?
★실험 및 결과
★고찰
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2006.12.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|