|
서로 호환이 되지 않을 1. 목적
2. 이론
(1) NOT게이트
(2) AND게이트
(3) OR게이트
(4) NAND게이트 및 NOR 게이트
(5) NAND 게이트의 응용
(6) NOR 게이트의 응용
(7) XOR게이트
(8) XOR 게이트의 응용
3. 실험기구
4. 실험방법
5. 예비문제풀이
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2009.03.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트(NOT 게이트)
74LS08 : AND 게이트
74LS32 : OR 게이트
2)3색 단심 리드선
4. 예비보고서 문제
(1)에 대한 진리표를 작성하시오. (실험 1 참조)
부울 대수로 간략화하여 논리적의 논리화 형태의 논리회로를 그리시오.
*진리표
A
B
C
Y
0
0
0
0
0
0
1
0
0
1
0
|
- 페이지 10페이지
- 가격 4,200원
- 등록일 2013.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리 연산 처리가 된다.
s1
s0
논리연산
출 력
0
0
OR 연산
0
1
XOR 연산
1
0
AND 연산
1
1
NOT 연산
■ 실험의 이론적 결과
(1) 예비보고서
(1) 전가산기(full adder)에 대해 설명하라.
아래 그림과 같이 2개의 비트 A, B와 밑자리로부터의 자리올림 Ci 을 더해
|
- 페이지 13페이지
- 가격 2,300원
- 등록일 2012.04.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
차이
○ 비동기식 계수기 (asynchronous counter)
● 가상실험
● 예비보고서
● 동기식 계수기
● 가상실험
● 결과 보고서
○ 비동기 계수기
○ 7진 리플 카운터 설계
○ 10진 리플 카운터 설계
●동기 계수기
●비고및 고찰
|
- 페이지 18페이지
- 가격 2,000원
- 등록일 2007.08.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리적으로 high 값이 들어오게 되므로 회로는 차단 되게 된다. 따라서 모든 게이트들이 low값을 받게 되면 모든 회로는 차단되므로 출력전압 Y값은 풀업저항에 걸린 5V의 값과 같은 값을 갖게 된다. 하지만 셋 중에 하나의 gate라도 high 값을 받게
|
- 페이지 12페이지
- 가격 5,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|