|
2. 결과 분석
이번 실험은 OP-AMP의 특성을 이용하여 비교기를 구성해 본 실험이었다. 실험간 오차가 크게 발생한 부분은 없었다. 하지만 오차가 작다고 할 수 없는 부분도 있었기에 오차의 원인에 대해 분석해보자.
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2010.09.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험방법 및 순서
예비보고서에서 설계한 D/A 변환기를 구현하고, 그 동작을 확인하시오.
예비보고서에서 설계한 S/H 회로를 구현하고, 그 동적을 확인하시오.
예비보고서에서 설계한 A/D 변환기를 구현하고, 그 동작을 확인하시오.
실험 결과
|
- 페이지 136페이지
- 가격 12,600원
- 등록일 2013.10.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험방법 및 순서
예비보고서에서 설계한 D/A 변환기를 구현하고, 그 동작을 확인하시오.
예비보고서에서 설계한 S/H 회로를 구현하고, 그 동적을 확인하시오.
예비보고서에서 설계한 A/D 변환기를 구현하고, 그 동작을 확인하시오.
실험 결과
|
- 페이지 136페이지
- 가격 13,860원
- 등록일 2012.09.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로 구성시 사용하는 소자에 따른 전압 손실도 원인으로 볼 수 있다. 회로가 복잡해질수록 회로 중간 소자에 의해서 전압이 손실되는 경우들이 많다. 이번 실험에서 쓰인 OP-AMP는 접지단자, 바이어스 단자, 입・출력 단자, 그리고 저항 등
|
- 페이지 9페이지
- 가격 2,000원
- 등록일 2010.09.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로가 연결되어 있는 경우 이상적인 연산증폭기의 입력단자간의 전압은 영(zero)이 되며 이는 단락을 의미한다. 그러나 이 단락현상을 물리적인 실제적 단락이 아니기에 이를 가상접지라고 한다. 연산증폭기의 입력저항은 무한대이므로 입력
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2010.09.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|