|
OP-AMP
4. 실험 진행
A. 반전증폭기
(1) 그림은 1은 그림2를 실제 OP-AMP IC와 맵핑시킨 그림이다. 핀 번호에 주의하여 회로를 꾸며라.(, )
(2) 741에 전원을 공급하고, 입력단에 의 정현파를 인가할 때 출력 파형을 오실로스코프를 이용하여 확인하라.
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로가 연결되어 있는 경우 이상적인 연산증폭기의 입력단자간의 전압은 영(zero)이 되며 이는 단락을 의미한다. 그러나 이 단락현상을 물리적인 실제적 단락이 아니기에 이를 가상접지라고 한다. 연산증폭기의 입력저항은 무한대이므로 입력
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2010.09.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험에서 저항 과 의 비율을 적절히 조절하면 수천 배 이상의 증폭도 가능하다. 만약 1V 를 입력하면 1000배 증폭되어 1000V의 출력이 나타날까?(OP-AMP는 이상적으로는 무한대의 증폭율을 가진다.) 만약 그렇지 않다면 이유를 설명하라.
--------------
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2008.10.09
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험방법 및 순서 48
6. Simulation 50
7. 실험 결과 53
실험 6. 차동증폭기 55
1. 실험 목적 55
2. 기초이론 55
3. 실험기자재 및 부품 62
4. 실험방법 및 순서 62
5. Simulation 65
6. 실험 결과 67
실험 7. Op-Amp 기본 회로 69
1. 실험 목적 69
|
- 페이지 136페이지
- 가격 12,600원
- 등록일 2013.10.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로 구성시 사용하는 소자에 따른 전압 손실도 원인으로 볼 수 있다. 회로가 복잡해질수록 회로 중간 소자에 의해서 전압이 손실되는 경우들이 많다. 이번 실험에서 쓰인 OP-AMP는 접지단자, 바이어스 단자, 입・출력 단자, 그리고 저항 등
|
- 페이지 9페이지
- 가격 2,000원
- 등록일 2010.09.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|