|
회로를 완성하게 되어 최적의 Serial Adder를 구현한다. 기본적인 Shift Register와 Full Adder를 최소한의 Gate로 구성한다. 오류 및 입력에 따른 값이 정확히 나오는지 확인한다.
3. 수행 결과
기본적인 Shift Register에 And, Or Gate를 제거하고 Mux를 넣어서
|
- 페이지 9페이지
- 가격 2,000원
- 등록일 2009.07.20
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
serial output
right / left shift 등의 여러가지 기능을
보유하고있는 register를 말한다.
cf) 범용 집적회로
10. 연산 장치
1. 가산기
⑴ 반 가산기(Half Adder)
: 1 bit의 덧셈
① 진리표
A
B
SUM
Carry
0
0
1
1
0
1
0
1
0
1
1
0
0
0
0
1
② 논리식
SUM = Ab B + A Bb
= A B
Carry = AB
|
- 페이지 34페이지
- 가격 3,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로인데, 간략히 풀어 설명하자면 full adder회로의 가산방식을 이용하여 2 digit adder를 설계한 것 이라 할 수 있다. 이 회로를 바탕으로 한 시뮬레이션과 쿼터스툴을 이용한 DE2보드 결과, 그리고 오실로스코프의 출력결과를 비교해보니 2digit의
|
- 페이지 29페이지
- 가격 3,000원
- 등록일 2008.11.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리 회로로, 입력, 논리 게이트, 출력으로 구성되며, 입력된 정보에 대해서 새로운 출력 정보를 제공하는 기능을 갖는 회로이다. 컴퓨터 내부에서 가장 기본이 되는 연산은 덧셈이므로, 조합 논리 회로의 예로 가산기(adder)가 있다. 가산기의
|
- 페이지 6페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 뒷면
6. 결과 및 고찰
마지막으로 논리 회로 실험에서 하는 프로젝트이다. 주어진 3개의 설계 중 7세그먼트를 기본 소자를 이용하여 디코더를 제작한 뒤 그 출력 값들을 이용해 7-세그먼트를 구현 해보는 설계, 7483 Full Adder를 이용하여 4비
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2011.07.14
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|