|
논리적 회로(AND gate)
2)논리합 회로(OR gate)
3)논리 부정 회로(NOT gate)
4)NAND 회로 (NAND gate)
5)NOR 회로 (NOR gate)
6)배타적 논리 합 회로(exclusive-OR gate)
7)비교기
8)반가산기
9)반감산기
10)플립플롭
실험방법
(1)AND와 OR 게이트의 특성
(2)NOT 와 NAND
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2010.12.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험2 논리 프로브 구성
실험목표
사용 부품
이론요약
실험결과
데이터 및 관찰 내용
결과 및 결론
평가 및 복습문제
|
- 페이지 7페이지
- 가격 1,300원
- 등록일 2012.05.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
가/감산기를 배웠다. 앞장에서 배웠던 가산기, 감산기를 합친 IC이다.
가산기이냐 감산기이냐의 기준은 제어입력신호를 무엇으로 주는가에 따라 IC의 기능이 달라졌다. 「실험 9」비교기 회로
「실험 8 간단한 논리 회로 실험
|
- 페이지 3페이지
- 가격 800원
- 등록일 2017.03.15
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로뿐만 아니라 전파 정류회로 및 브리지 정류회로의 특성도 살펴보고 서로 비교해보자. 방법은 온라인 실험이므로 Pspice로 설계 후 값을 얻고 식으로 얻을 수 있는 이론값과 비교해본다.
2. 실험 준비물
- DC 파워 서플라이, 디지털 멀티미
|
- 페이지 14페이지
- 가격 1,500원
- 등록일 2021.02.01
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리 게이트가 연결되지 않았기 때문에 스위치 A가 0이든 1이든 상관이 없다.
표 8-4
결과 및 결론:
BCD 수는 전 실험에서도 배운 것과 같이 10진수 0~9를 2진수로 표현한 수이다. 이번 실험은 논리 회로를 통해 BCD 수의 무효 코드를 알아내고 논리
|
- 페이지 9페이지
- 가격 1,300원
- 등록일 2014.06.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 작성해서 시현해 본 결과는 시뮬레이션과 같게 나왔다. 마지막으로 보드에 동작시켜 본 결과까지 같아서 두 회로가 같은 논리 회로라는 것을 증명 할 수 있었다.
3.실험3
A.Data
Truth Table - 위 회로
A
B
X(V)
X
FPGA
0
0
0.041
0
0
0
1
0.156
0
0
1
0
4.26
|
- 페이지 22페이지
- 가격 1,200원
- 등록일 2008.11.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험은 이론으로만 배웠던 NAND, NOR, 인버터 게이트를 실험적으로
게이트의 진리표를 작성해보았으며 NAND, NOR 게이트를 이용하여 다른 기본 논리 게이트 또한 구성해보았다. 그리고 많이 봐왔던 게이트 모양뿐만 아니라 ANSI/IEEE 라는 직사각형
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2012.05.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
수 있는지 검증
- LED로 동작을 확인 실험내용
4Bit- Sequence-Recognizing 설계
(1)상태도 작성
(2)상태표 작성
(3)K-map 작성
(4)Boolean expression
(5)테스트 데이터
논리 회로 작성
1.전체 회로도
2.로직애널라이저 캡쳐화면
고찰
참고문헌
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2010.04.17
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로가 잘 못 될 수도 있기 때문에, 가장 기본적인 NOT게이트, AND게이트, OR게이트로 회로를 구성하였다. 그렇기 때문에 다소 많은 수의 게이트가 사용되고 회로가 복잡해질 수 있지만 가장 기본적인 회로이므로 오차는 나타나지 않았다. 실험
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험에서도 역시, 유입전류의 합 = 유출전류의 합 이라는 KCL을 실험적으로 증명할 수 있었다. (∵ 0.999mA + 2.039mA + 3.002mA = 6.040mA ≒ 6.000mA) 1. 회로의 임의의 node에서 유입전류와 유출전류의 관계
2. KCL의 수식 표현
3. 실험과정에 1-3대한 고찰
|
- 페이지 3페이지
- 가격 1,800원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|