|
레지스터나 변수를 상수값으로 초괴화하는데 유용하고,
예제로 PC=1000, 1000 LOAD500, 1001 ADD B 로 될 수 있다.
결론
-주소 지정방식 정리
정리하면 각각 메모리와 레지스터의 개수 및 접근 방식에 따라 묵시적, 레지스터 직접,레지스터 간접, 그리
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2022.07.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
중재 방식
7.2.2 직렬 중재 방식
7.2.3 폴링 방식
7.3 IO 장치의 접속
7.3.1 IO 제어
7.3.2 IO 주소 지정
7.4 인터럽트를 이용한 IO
7.4.1 다중인터럽트 선들을 사용하는 방식
7.4.2 데이지 체인 방식
7.4.3 소프트 웨어 풀링 방식
7.5 DMA를 이용한 IO
|
- 페이지 94페이지
- 가격 3,000원
- 등록일 2004.04.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
지정 레지스터 수 증가 최소화와 노드 병합을 이용한 레지스터 할당, 홍익대학교, 2004
박한주, 64비트 환경에서 메모리 테스트 영역 확장을 위한 프로그램 재배치 기법, 단국대학교, 2005
오현서 외 3명, 디지틀 랜덤 비트 동기 회로 설계, 한국
|
- 페이지 11페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
방식이다. 이는 상위 수준 언어에서 사용하는 배열과 같은 개념이다.
인덱스 주소 지정 방식으로 레지스터 파일을 접근할 때 시작 주소 값은 명령어의 피연산자로, 오프셋은 레지스터를 통하여 주어지며, 이들은 각각 8비트의 길이를 가지며,
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2010.05.14
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
여러개 모여서 병렬적으로 처리.
데이터 공유와 통신에 대한 측면
벡터 처리기 : 공유된 기억 장치와 레지스터를 이용, 기능 장치 간의 통신은 불가능하며, 인터페이스에는 단일 데이터 대열만이 존재한다.
배열 처리기 : PE들 사이의 직접적
|
- 페이지 11페이지
- 가격 1,500원
- 등록일 2003.12.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|