|
Chapter 1. 관련 이론(Theoretical Background)
◎ Inverting Amplifier(반전 증폭기)
반전 증폭기란 input 신호에 대해 정해진 증폭도로 신호가 반전되어 output으로 나오는 증폭기 이다. - 전압은 +전압으로, +전압은 -전압으로 신호의 형태는 유지되며 증
|
- 페이지 11페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Chapter 1. 관련 이론(Theoretical Background)
◎ 회로의 주파수 응답
정현파 주파수가 변화할 경우 정현파 입력신호에 대한 회로 정상상태 응답에 대한 설명이다. 또한 입력 주파수 변화에 따라 출력신호의 Gain과 위상차가 변한다. 전달함수를 이용
|
- 페이지 13페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Chapter 1. 관련 이론(Theoretical Background)
1. Active High-Pass Filter
Active High-Pass Filter란 Input의 Frequency가 작게 들어오면 Transfer 함수의 크기가 작아지며, 반대로 Frequency의 크기가 커질 경우엔 Transfer 함수의 크기가 1로 접근하는 Filter이다. OP Amp를 사용
|
- 페이지 8페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Chapter 1. 관련 이론(Theoretical Background)
◎ 연산 증폭기 (Operational Amplifier)
그림1.a - 이중 연산 증폭기 그림1.b - 연산 증폭기
연산 증폭기는 집적회로(IC) 칩이며 하나의 작은 패키지 형태로 되어 있는데 25개의 트랜지스터와 12개의 저항이
|
- 페이지 8페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Chapter 1. 관련 이론(Theoretical Background)
◎ 직렬 공진회로
(그림 1) (그림 2.a) (그림 2.b)
저항 성분이 없는 순수한 LC회로는 극단적인 주파수 응답특성을 보이기 때문에 실제로 저항을 결합하여 사용한다. 즉 (그림 1) 직렬 RLC회로의 저항 R
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Chapter 1. 관련 이론(Theoretical Background
① RLC 회로
RLC 회로는 전기 회로중 저항, 코일, 축전기로 이루어진 회로이다. 이 회로는 교류가 흐르면서 시간에 따라 전류의 세기와 방향이 변해도 각 순간마다 회로의 모든 점에서 흐르는 전류가 동일
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
7. 최대전력전달과 모터 제어
7-1. 멀티플렉서, 디멀티플렉서와 enable 단자 7. 최대전력전달과 모터 제어
7-1. 멀티플렉서, 디멀티플렉서와 enable 단자
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2023.04.19
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
8. RS Flip-Flop과 D Flip-Flop
9. JK Flip-Flop과 클락 생성 8. RS Flip-Flop과 D Flip-Flop
9. JK Flip-Flop과 클락 생성
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2023.04.19
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1
1
0100
0
0101
0
0110
1
0111
0
1000
0
1001
1
1010
X
1011
X
1100
X
1101
X
1110
X
1111
X
BA
DC
00
01
11
10
00
0
0
1
0
01
0
0
0
1
11
X
X
X
X
10
0
1
X
X
그림 8-6 3으로 나누어 떨어지는 BCD수에 대한 Karnaugh맵
맵으로부터 읽은 최소 SOP : X=AD+ABC+ABC
AD
ABC
ABC
회로도
표 8-5의 실험결과
3 =
|
- 페이지 7페이지
- 가격 1,900원
- 등록일 2011.12.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
다.
평가 및 복습 문제 :
1.
a. 비동기 입력과 동기 입력의 차이점은?
동기입력은 클럭의 에지트리거 에서만 데이터가 입력되어 플립플롭의 상태를 바꿀 수 있고
비동기입력은 클럭에 관계 없이 데이터가 입력이 되어 플립플롭의 상태를 바
|
- 페이지 4페이지
- 가격 1,900원
- 등록일 2011.12.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|