|
연산에 의한 보수관계에 대해서는 비교적 이해가 쉬웠다. 그러나 VHDL 설계시에 많은 시간이 소요되었다. 물론 Graphic Editor를 사용할 때는 비교적 회로의 구현이 쉬웠다. VHDL의 설계에 관해서 더욱 더 노력을 기울여야 겠다.
이번 실험의 주가 되
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2011.11.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
을 두 번째 소자 Cin에 입력하여 carry를 더해준다. 연산을 수행하면 8비트를 초과하게 된다. 실제로 계산결과는 100011100이지만 MSB인 1이 8비트를 넘어가므로 출력되지 않고 두 번째 소자의 Cout에서 확인할 수 있다.
4. 고찰
이번 실험에선 74283소자
|
- 페이지 4페이지
- 가격 700원
- 등록일 2011.11.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
을 제어된 작동으로 정의할 수 있을 것이다.
(2) 아날로그-디지털 변환기(ADC, Aanlog-to-Digital Converter)가 필요한 이유와 변환과정에 대해서 설명하시오.
연속적인 정보를 빠른 연산을 위해 바이너리를 통하여 효율성을 극대화시키며 디지털신호의
|
- 페이지 4페이지
- 가격 1,500원
- 등록일 2013.06.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
연산자의 종류
1) 산술 연산자
• * , / , + , - : 사칙연산
• || : 문자열 연결
• MOD(a , b) : a를 b로 나눈 나머지
• Between ...and... : 두 값사이의 값
2) 비교 연산자
• > , < , >= , <= , = : 크기 비교
• <> 또는
|
- 페이지 35페이지
- 가격 3,000원
- 등록일 2008.02.20
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
바이너리(0 또는 1)의 불린 논리의 한계를 극복하려는 학문입니다. 퍼지에서 0과 1의 불린논리는 오히려 특별한 경우로 취급됩니다.
퍼지 논리의 아이디어는 1960년대에 UC버클리 대학의 Lotfi Zadeh 박사에 의해 처음 진전을 보았습니다. 그는 컴
|
- 페이지 26페이지
- 가격 2,000원
- 등록일 2011.01.04
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|