|
논리값에는 영향을 주지 않으므로 이를 잡음여유라고 한다. 잡음여유가 크다는 것은 디지털회로가 잡음에 대하여 그만큼 안정된 동작을 할 수 있다는 것을 의미한다.
위의 그림과 같이 low level의 출력전압 VOL.max(TTL의 경우 0.4V)는 입력단에서
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2010.03.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 회로의 커다란 특징이다.
3)팬아웃(fan-out)에 대해 설명하라.
디지털 회로에서 많이 사용되는 TTL이나 CMOS와 같은 표준논리소자들은 1개의 출력 신호에 접속할 수 있는 입력신호의 수에 제한이 있는데 이를 팬아웃(fan-out)이라고 합니다.
|
- 페이지 19페이지
- 가격 1,500원
- 등록일 2008.12.13
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로 설계를 통해 소형화 및 전력 효율성을 동시에 달성할 수 있는 가능성을 열어두어야 한다. 더 나아가, n-bit 이진가산기를 기반으로 하는 복잡한 연산 회로, 예를 들어 곱셈기나 합성기와 같은 더 고차원적인 디지털 회로로의 확장을 고려
|
- 페이지 4페이지
- 가격 3,000원
- 등록일 2025.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털대학 문창학부 교수, 한국논리논술연구소장) 논평 인용
LG주간경제 879호, 고은지, LG경제연구원, 2006
‘FTA 득 과 실’, 대외경제정책연구원, 2004
‘FTA와 한국경제의 미래’ 박종귀, 새로운사람들, 2004 Ⅰ.서론
1. FTA의 개념 정의
2. 한
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2006.06.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로 상에서 직접 해보는 것도 좋은 방법이다. 실험 목표
<실험 1>
<실험 2>
사용 부품
<실험 1>
<실험 2>
관련이론
1. 불 대수(Boolean algebar)
2. 논리 게이트
3. 드 모르간의 정리
<드모르간의 제 1정리>
<드모르간의 제 2정리>
* 출처
|
- 페이지 6페이지
- 가격 1,900원
- 등록일 2011.12.16
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
1987년 10월호
'중앙일보' 2002년 7월 11일자 1. 돌비 디지털(DOLBY DIGITAL)
2. DTS(Digital Theater Systems)
3. SDDS(Sony Dynamic Digital Sound)
4. SACD(Super Audio Compact Disc)
5. MPEG(Motion Picture Expert Group)
6. THX(Tomlinson Holman Exeperiment)
7. PCM(Pulse Code Modulation
|
- 페이지 19페이지
- 가격 1,500원
- 등록일 2004.02.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리 NOT 게이트의 중요성을 탐구한다. NOT 게이트는 단일 입력에 대해 그 반대 값을 출력하는 기본적인 논리 게이트이다. 즉, 입력이 참(1)일 때는 거짓(0)을, 입력이 거짓(0)일 때는 참(1)을 출력한다. 이는 디지털 회로에서 매우 중요한 역할을
|
- 페이지 9페이지
- 가격 3,200원
- 등록일 2025.04.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털도 쉽게 사용할수 있다고 하셨습니다. 다음번에 기회가 되면 디지털 오실로스코프도 한번 사용해보고 싶습니다. 대학생활 3년을 하면서 이번에 제대로 오실로스코프를 배운것 같아서 보람있었습니다.
참고 자료
초심자를 위한 오실로
|
- 페이지 20페이지
- 가격 2,000원
- 등록일 2004.07.04
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로
회로도 작성
시뮬레이션
AC전압 분배회로
시뮬레이션
Probe 사용법
DC Sweep
Parametric 해석
논리 회로 설계 및 실험
디지털 입력신호
시뮬레이션 설정
De-Morgan의 정리
디지털 입력
시뮬레이션 결과
NAND Gate를 이용한 등가회로
Exclusive
|
- 페이지 124페이지
- 가격 3,000원
- 등록일 2013.08.07
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 구성하여 플립플롭의 기능을 알아보는 실험이었다.
첫 번째 실험은 래치의 기본 동작을 알아보는 실험이었다.
세 번째 실험은 RS플립플롭을 디지털 논리소자 7402로 구성하여서 예상된 결과가 나왔다. 처음에 R=1이 들어가면 상태를 0
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2007.08.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|