|
결과 =4.3kΩ이 나왔고 예비보고서에서 작성한 =4.7kΩ보다는 약간 작은 값이 나왔다.
2.1.4 검토 사항
베이스 접지 증폭기 실험에서는 실험 결과값이 대체적으로 예비보고서에서 작성한 이론적인 계산 및 PSPICE 시뮬레이션 결과와 비슷하게 나왔
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
증폭기로 사용된다.
그림 8-2는 베이스 접지 회로에 신호원과 부하를 연결한 회로이다. 얼리 효과를 무시할 때 베이스 접지 증폭기의 전압 이득, 입력 저항, 출력 저항은 다음과 같다.
2.2 이미터 폴로워 증폭기
이미터 폴로워는 컬렉터 접지 증
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 2 - 공통 이미터 AC 전압이득
2. Ch18 실험 결과 데이터
(1) 실험 1 - 공통 베이스 DC 바이어스
(2) 실험 2 - 공통 베이스 AC 전압이득
(3) 실험 3 - 이미터 폴로우 DC 바이어스
(4) 실험 4 - 이미터 폴로우 교류 전압이득
3. 실험 결과 및 검
|
- 페이지 4페이지
- 가격 800원
- 등록일 2009.05.06
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 결과 (시뮬레이션)
PSpice 모의실험 - CH.4 소신호 공통 이미터 증폭기
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(vin), 출력전압(vout)의 파형을 해당 표에 포함하여 시뮬레이션
|
- 페이지 10페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결과값
694
mV
0V
11.11V
11.11
-3.31
3.29
19.31
170
.38
2. 고정바이어스 회로
그림 3-2
Q2N3904
VB
VE
VC
VCE
IE(mA)
IC(mA)
IB(μA)
β
결과값
3.29V
2.59V
13.17V
10.58V
3.82
3.79
22.10
171
.49
Reference
[Fundamentals of Microelectronics]
B.Razavi 저 | John Wiley 2nd Edition
[전자회로실험]
이현규,
|
- 페이지 11페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|