|
논리연산을 회로로 구현했다. 실험결과 분배법칙이 성립한다는 것을 알 수 있었고, 시뮬레이션 결과도 동일한 결과를 출력했다. 2. 부울대수의 공리 및 정리
실험회로1
1) 실험과정
2) 실험결과
실험회로2
1) 실험과정
2) 실험결과
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2010.04.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전가산기
Reference
1. 디지털논리시스템(동명사)-정의봉 저.
2. 디지털공학실험(복두출판사)-김상욱외 7명
3. Didital Logic Application And Design, Yarbrough 실험9. PLD를 이용한 회로구성
관련이론
○ PLD란?
○ PLA
○ PAL
실험계획
Reference
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2011.05.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
보았다. 마지막으로 앞에서 알아본 논리 소자들을 사용하여 2×4 디코더를 설계해봄으로써 조합 논리 회로를 구성하는 방법을 배울 수 있었다. 1. 목적
2. 준비물
3. 설계실습 계획서
4. 실험에 필요한 이론과 측정 예상 값
5. 결론
|
- 페이지 9페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도
( b ) 카운터의 출력 파형
입력펄스
21 출력
21 출력
0
0
0
1
0
1
2
1
0
3
1
1
4
0
0
( C ) 2단 2진 카운터의 계수표
( D ) 기호
[그림] 기본적인 2단 2진 카운터와 출력 파형
- 클럭 펄스는 하강 에지(↓)에서 트리거되며, 각 클럭 펄스가
|
- 페이지 6페이지
- 가격 4,200원
- 등록일 2013.05.23
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로도의 논리도를 완성하시오.
6. 필요한 결과
표 11-1
Y
1
0
0
0
0
0
0
0
1
0
1
0
0
0
1
0
1
1
0
0
0
1
0
0
1
1
1
0
0
1
1
0
1
표 11-2
Y
0
0
0
1
1
0
1
1
0
0
0
1
1
0
1
1
표 11-3
입 력 X
선 택 선
출 력
A
B
0
0
0
1
0
0
0
0
1
1
0
1
0
1
0
1
1
0
0
1
1
1
1
1
표 11-4
선 택 선
출 력
A1
A2
Y0
Y1
Y2
Y
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
컴퓨터의 조립
[1] 개인용 컴퓨터의 조립 과정
(1) 제 1단계 : 케이스의 분해 및 전원 장치 설치
(2) 제 2단계 : 마더 보드에 중앙 처리 장치의 설치
(3) 제 3단계 : 마더 보드의 RAM 슬롯에 RAM 카드를 삽입
(4) 제 4단계 : 마더 보드를 케이스에 장착
|
- 페이지 70페이지
- 가격 3,000원
- 등록일 2008.05.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 컴퓨터의 설계와 이론에 관한 최초의 스케치를 발견할 수도 있을 것이다. 그러나 이 모두를 포함한 많은 업적들은 그의 전문활동을 벗어나 이루어진 것이었다. 1. [개요]
2. [생애]
3. [논리학 연구]
4. [철학적 업적]
5. [의의]
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2007.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
부울대수(Boolean Algebra)와 드모르간의 법칙(De Morgan’s laws) 이론을 살펴 볼 수 있었는데, 디지털 회로의 설계와 해석을 용이한 부울대수를 사용하면, 변수 사이의 진리표 관계를 대수형식으로 표시와 논리도의 입출력 관계를 대수형식으로 표시
|
- 페이지 5페이지
- 가격 3,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
♣ 부울 대수 개념
◈ 부울대수의 함수
♣ 기본 논리 회로
◈ 논리곱(AND)회로
◈ 논리합(OR)회로
◈ 논리 부정 회로(NOT gate)
◈ 버퍼회로
◈ 논리곱 부정(NAND)회로
◈ 논리합 부정(NOR) 회로
◈ 배타적 논리합(XOR)회로
◈
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2012.04.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리게이트를 어떻게 구성하는지를 다시한번 확인 할 수 있었고, 아직도 어렵지만 그나마 직접해봄으로써 조금 더 회로구성하는것에 대해 친해질수 있는 기회였던 것 같다.
♠ 참고 자료 ♠
● Pspice로 구현한 부울 대수
▶ 밑의 시뮬레이션을
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|