• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 2,655건

 
  • 페이지 7페이지
  • 가격 1,300원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
 
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2009.06.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
위키백과, 함수발생기(Function Gernerator) http://ko.wikipedia.org/wiki/%EC%98%A4%EC%8B%A4%EB%A1%9C%EC%8A%A4%EC%BD%94%ED%94%84m, 위키백과, 오실로스코프(CSC) 1. 이론 2. 실험회로 구성 및 방법 3. 실험결과 및 분석 4. 참고문헌
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2015.02.06
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
1.실험목적 : 저항과 커패시터로 이루어진 회로에서 커패시터에 인가되는 전압의 시간적인 변화를 관측 하고 회로의 시간상수를 구한다. 2.이론 : 커패시터와 저항으로 이루어진 회로에서 커패시터가 충전되는 동안 회로에 흐르는 전류
  • 페이지 2페이지
  • 가격 9,660원
  • 등록일 2013.12.29
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로이다. 우선 두 입력을 키패드로부터 입력받을 수 있도록 핀설정을 하시오. 또한 출력을 FPGA의 7세그먼트로 출력할 수 있도록 Output 핀에 대한 설정을 하시오. 그리고 원하는 출력이 나오는지 주목하면서 실험을 하시오. 5. 실험 고찰 1. 3단
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로는 안정된 상태를 유지하게 되고, 신호가 소거된 후에는 다른 안정된 상태로 남게 된다. 마찬가지 방법에서, 두 번째 신호는 이 회로를 다른 안정된 상태에서 원래의 안정상태로 바꿀 수 있다. 4. 실험 과정 실험의 각 부분에서 지시된 점
  • 페이지 26페이지
  • 가격 3,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 2(a)의 스위치를 끊어서, 오픈상태로 남겨 놓으라는 의미이다. 표 3-2-2 74HC00 74LS00 Voltage at pin Voltage at pin 1 2 3 1 2 3 +5 +5 +5 +5 +5 open +5 open open +5 open +5 open open open open 3. TTL의 부하 규칙 (a) 다음 회로에서 각각의 전압을 측정하여 표3-3-1을 완
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
PC 한 대 FPGA package 1개 Logic tester 4. 실험과정 1. NAND gate를 이용한 다음 회로를 programming하면, 이 회로에서 data 신호가 control 신호에 의해 제어되는 과정을 관찰할 수 있다. 다음 회로를 구성하고, 표에 결과 값을 기입하라. 표7-1 control signal input dat
  • 페이지 5페이지
  • 가격 500원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험이었는데 막상 하고나니까 정말 쉬운 실험이었던것 같다(하지만 아직 선연결에는 자신이 없다). 미지저항의 개수가 많았지만 전류천칭실험을 해야되서 일일이 다 할 수는 없었다. 여담으로 예비보고서에는 실험도구에 멀티미터가 보이
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2014.07.12
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
단락시키고 부하를 단락 회로에 연결함으로써 전류를 계산한다. 노턴전류와 병렬로 동작하는 노턴 저항 RN 을 구하려면, 원회로망에서 문제인 두 단자에서의 부하를 개방하고 모든 전압원을 단락시킨후 이를 내부 저항으로 대치한다. 그리고
  • 페이지 2페이지
  • 가격 800원
  • 등록일 2011.05.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top