|
연세대학교 기초디지털실험 3주차 결과레포트 (combinational logic)
목차
Ⅰ. Objective
Ⅱ. Code with comment
1. code for DEMUX_LED waveform simulation and FPGA
2. code for decoder_RGB waveform simulation and FPGA
Ⅲ. Waveform simulation result with analysis
1. DEMUX_LED
2. Decod
|
- 페이지 10페이지
- 가격 3,000원
- 등록일 2025.06.05
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
연세대학교 기초디지털실험 3주차 예비레포트 (combinational logic)
목차
Ⅰ. Combinational Logic MUX/DEMUX
1. MUX
2. DEMUX
Ⅱ. Combinational Logic Encoder/Decoder
1. Encoder
2. Decoder
Ⅲ. Analysis of results using simulation source codes
1. DEMUX
2. Decoder
Ⅳ. PYNQ G
|
- 페이지 9페이지
- 가격 3,000원
- 등록일 2025.06.05
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
연세대학교 기초디지털실험 4주차 결과레포트 (sequential logic)
목차
Ⅰ. Objective
Ⅱ. Verilog Code Review with waveform
1. shift register code
2. binary counter
3. BCD counter
Ⅲ. Verilog FPGA result
1. shift register
2. binary counter
3. BCD counter
Ⅳ. Discussion
|
- 페이지 9페이지
- 가격 3,000원
- 등록일 2025.06.05
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Logic Gate Circuit
2. Verilog Circuit Design 2-bit adder
Ⅳ. FPGA results
1. Logic Gate Circuit
2. Verilog Circuit Design 2-bit adder
Ⅴ. Discussion
Ⅵ. Refe Ⅰ. Object
Ⅱ. Research on theory
1. Design Source Add & Creation
2. Simulation Source Add & Creation
3. Test
|
- 페이지 14페이지
- 가격 3,000원
- 등록일 2025.06.05
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
A+ 연세대학교 기초디지털실험 4주차 결과보고서 Combinational Logic
목차
1. 실험 목적
2. 이론적 배경
3. 실험 장비 및 부품
4. 실험 방법
5. 실험 결과 및 분석
6. 결론
A+ 연세대학교 기초디지털실험 4주차 결과보고서 Combinational
|
- 페이지 6페이지
- 가격 3,000원
- 등록일 2025.06.20
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|