|
실험 결과(도표, 그림, 측정값, 계산값 및 해석 등)
3. 양단 전압 = 0 V
6.
9. 양단 전압 = 0 V
10. 양단 전압 = 1.13 V
11.
17. 첨두치 전압 = 13
18. 전력 = 0.42 Watt
19. 첨두치 전압 = 9 , 전력 = 0.2 Watt
29. 왜곡이 나타나는 “+”전압 = 9 V
30. 높은 음량에서
|
- 페이지 3페이지
- 가격 500원
- 등록일 2011.12.06
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
대해 이득을 제한한다. 미분기
-연산증폭기를 사용한 미분기의 간단한 회로-이상적인 반전연산 미분기
-입력바이어스 전류를 보상한 연산 미분기
적분기
-이상적인 반전 연산 적분기
-입력바이어스 전류를 보상한 연산 적분기
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2006.06.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로는 완벽했으나, 배선의 문제와, 트랜지스터 내부의 결함, 또한 저항과 트랜지스터를 제대로 꼽지 않아 발생한 문제들이 있었다. 결과 3-25 차동 연산증폭기
실험 목적
․ 연산증폭기를 사용한 감산기와 차동 증폭기의 특성을 조
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2011.10.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
증폭기에서 슬루율은 무엇을 제한하는가?
(a) 입력임피던스(b) 동상신호제거비(c) 전압이득(d) 주파수응답
⇒ 연산증폭기에서 슬루율을 측정할시 증폭기의 폐회로이득이 1인상태에서 측정해야 하므로 결국 전압이득을 제한하는 것이다.
5. 그림
|
- 페이지 4페이지
- 가격 800원
- 등록일 2009.06.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로가 증폭기로서 동작할 때 전압이득은 얼마인가?
(a) -10 (b) -1
(c) 1(d) 10
⇒ 회로가 증폭기로서 동작할 때는 Rf/Rs의 전압이득을 가지고 증폭기로서 동작하므로, -22㏀/2.2㏀=-10의 전압이득을 가지게 된다
3. 그림 31-1B의 회로가 적분기로서 동작
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2009.06.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|