|
r gate는 pull-up 회로가 필요하다.
.low state에서 gate의 output은 약해진 전류이다.
.둘 또는 그 이상의 서로 연결된 output이 있는 open collector gate는 OR-TIE operation을 수행한다.
.OR-TIE 연결은 open collector gate의 사용이 요구된다.
Exercise 4-2 Transfer Characteristic
|
- 페이지 4페이지
- 가격 800원
- 등록일 2001.06.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
에 놓이면 Q와 Q-not은 high이다.
.SET와 RESET 입력에 low가 걸리면 RS flip-flop회로에서는 보수의 출력을 유발 하는 것을 금지한다.
EXERCISE 5-2 D-Type Flip-Flop
EXERCISE OBJECTIVE
D-type flip-flop의 특징을 밝힌다.
DISCUSSION
.대표적인 D-type flip-flop기호는 다음과 같
|
- 페이지 4페이지
- 가격 800원
- 등록일 2001.06.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 개폐하는 역할
3-상태 버스 버퍼
- 3-상태(Tri-State) 버퍼
. 3가지의 상태
. 0의 상태, 1의상태, 고저항 상태(high-impedance state)
;* 고저항 상태: 개회로와 같은 상태로서 출력이 차단되는 상태
- 3-상태 버퍼 게이트에 대한 그림 기호
. 제어입
|
- 페이지 4페이지
- 가격 800원
- 등록일 2001.06.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험값을 구함.
이 성립함.
오차원인
회로내의 임의의 접합점에서 유입되고 유출 되는 전류의 손실.
전류가 흐르면서 생기는 저항에 의한 열손실.
측정장치 내부의 저항에 의한 오차 발생.
소감
회로 구성 방법을 배울 수 있었음.
전류분
|
- 페이지 4페이지
- 가격 1,500원
- 등록일 2010.03.29
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
정확한 값을 알기 힘들었음.
소감
전류원이 없어서 등가회로를 구성해 보지 못해서 결과적으로 노튼의 정리를 입증하지 못했음.
과 같은 값인 를 Load로 연결했을 때 전력이 더 높다는 것을 확인 가능함. 이론
실험방법
결과값
계산과정
|
- 페이지 4페이지
- 가격 1,200원
- 등록일 2010.03.29
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로>
<DC sweep 해석 결과>
<diode 해석을 위한 회로>
<diode i-v 특성>
<트랜지스터 해석을 위한 회로>
<트랜지스터의 전기적 특성>
<secondary sweep 대신 parametric sweep을 이용한 트랜지스터 특성그래프>
실습2. parametric 해석
&l
|
- 페이지 13페이지
- 가격 500원
- 등록일 2016.12.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 부품 및 장비
오실로스코프용 전원(1), 오실로스코프(1), 오실로스코프 사용 설명서, 오실로스코프 단자나 책을 연결할 수 있는 도선
5. 참고문헌
1) 인하대 e-class 정보통신기초설계/실습1 강의자료실 실험7. 오실로스코프의 사용법
2) 디지
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2015.02.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
_ 30
회로 / 결과
아날로그 회로의 기초이론 및 응용 _ 31
회로 / 결과
아날로그 회로의 기초이론 및 응용 _ 32
회로 / 결과
아날로그 회로의 기초이론 및 응용 _ 33
회로 / 결과
아날로그 회로의 기초이론 및 응용 _ 34
회로 / 결과
- V1=0, V2=5, PER=2m,
|
- 페이지 65페이지
- 가격 3,000원
- 등록일 2012.11.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전압 분배 바이어스
회로 설계 목적
• 수업시간 중 익힌 회로 및 계산법을 이용하여 에미터 소신호 증폭기 구현.
• 입력 값 대비 출력 값 이득율이 10배에 가깝게 증폭 되도록 설계.
• 회로 설계 완료 후 주파수를 올
|
- 페이지 10페이지
- 가격 1,800원
- 등록일 2012.03.13
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험을 통해 알아보았고, 앞으로 논리회로를 이용한 회로를 구성하는데 필수적인 기본 지식을 다지는 계기가 되었다.
4. 예비레포트의 가상 결선도
그림 1
그림 2
그림 3 ⒜
그림 3 ⒝
그림 4
그림 4⒝
그림 4⒞ 1. 실험 의의
2. 실험 수행 과
|
- 페이지 15페이지
- 가격 3,000원
- 등록일 2011.09.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|