|
에 gate들을 연결하고 각각의 gate들에 5V 전압원을 직접 하나씩 모두 연결했던 것이다. 그러자, 예상했던 값이 나왔지만, 회로도가 조금만 복잡해지면, 값이 불안정하게 나오는 것이었다. 그래서 조교님께 여쭤보자, gate에 전압원을 연결하는 법
|
- 페이지 15페이지
- 가격 3,000원
- 등록일 2011.09.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
gate)
6)배타적 논리 합 회로(exclusive-OR gate)
7)비교기
8)반가산기
9)반감산기
10)플립플롭
실험방법
(1)AND와 OR 게이트의 특성
(2)NOT 와 NAND게이트의 특성
(3) 비교기의 특성
(4)반가산기의 특성
(5)플리플롭 연산의 특성
직접실험하여 빵판
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2010.12.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
gate를 사용해서 출력을 측정한다.
◇ 위의 출력을 워크벤치로 측정한 결과는 다음과 같다.
Clock
A
A`
B
B`
A`B`
AB`
A`B
※ 3단 카운터에서는 클락이 3번 전이될 때마다 A가 한번 전이되며,
A가 전이되고 난 후에 B가 전이된다.
※ 디코딩 게이트의 입력
|
- 페이지 15페이지
- 가격 3,000원
- 등록일 2010.01.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
gger인 것이다.
입력
출력
J
K
Q
0
0
hold
0
1
0
1
1
0
1
0
1
1
complement
4. 느낀점
먼저 지난번 실험부터 빵판에 회로를 짜서 하는 실험들을 하게 되었는데 굉장히 재미있다. gate가 뭔지 flip flop이 뭔지 책으로만, 그리고 진리표만으로 달달 외우고 있었는
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2008.12.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트의 용량은 CPLD보다는 많다는 장점을 가지고 있는데, 이것은 각각의 구조가 나쁘다는 것보다는 사용자의 응용 부분에 따라서 특성화할 수 있다는 방향으로 보는 것이 정확할 것이다.
ASIC화할 때는 공장에서 칩 제조 단계에서 배선을 하
|
- 페이지 10페이지
- 가격 2,300원
- 등록일 2012.05.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|