목차
실험[1] R-S Flip-flop
1. 실험방법
2. 실험 결과
3.분석 및 고찰.
실험[2] Clocked R-S Flip-Flop
1.실험방법
2.실험결과
3.분석 및 고찰
실험[3] J-K Flip-Flop
1.실험 방법
2.실험 결과
3.분석 및 고찰
4. 느낀점
1. 실험방법
2. 실험 결과
3.분석 및 고찰.
실험[2] Clocked R-S Flip-Flop
1.실험방법
2.실험결과
3.분석 및 고찰
실험[3] J-K Flip-Flop
1.실험 방법
2.실험 결과
3.분석 및 고찰
4. 느낀점
본문내용
er인 것이다.
입력
출력
J
K
Q
0
0
hold
0
1
0
1
1
0
1
0
1
1
complement
4. 느낀점
먼저 지난번 실험부터 빵판에 회로를 짜서 하는 실험들을 하게 되었는데 굉장히 재미있다. gate가 뭔지 flip flop이 뭔지 책으로만, 그리고 진리표만으로 달달 외우고 있었는데, 이번에 직접 flip flop을 만들어 보면서 구조도 외우게 되었고, 또 어떤 결과가 나오는지도 확실히 알게 된 것 같다. 금지상태 라는 것도 직접 보고 나서 이상 태로는 회로에 쓸 수 없겠다는 생각이 들었고 그래서 왜 ‘금지상태’인지도 알 것 같았다. 또 flip flop은 다음 상태와 현상태간의 변화를 중요하게 다루는데 여기서 중요한 것이 clock이었다. clock이 up할 때 변하는 flip flop이 있는가 하면 down할 때 변하는 flip flop도 있었다. 각각 up edge trigger , down edge trigger라고 하는데, 이것들은 computer architecture 시간에 들은 기억이 난다. 이러이러한 flip flop들이 있다 하고 넘어갔었던 기억이 나는데, 이번 기회에 무엇이 어떤 것들이었는지 확실히 알 수 있었다.
입력
출력
J
K
Q
0
0
hold
0
1
0
1
1
0
1
0
1
1
complement
4. 느낀점
먼저 지난번 실험부터 빵판에 회로를 짜서 하는 실험들을 하게 되었는데 굉장히 재미있다. gate가 뭔지 flip flop이 뭔지 책으로만, 그리고 진리표만으로 달달 외우고 있었는데, 이번에 직접 flip flop을 만들어 보면서 구조도 외우게 되었고, 또 어떤 결과가 나오는지도 확실히 알게 된 것 같다. 금지상태 라는 것도 직접 보고 나서 이상 태로는 회로에 쓸 수 없겠다는 생각이 들었고 그래서 왜 ‘금지상태’인지도 알 것 같았다. 또 flip flop은 다음 상태와 현상태간의 변화를 중요하게 다루는데 여기서 중요한 것이 clock이었다. clock이 up할 때 변하는 flip flop이 있는가 하면 down할 때 변하는 flip flop도 있었다. 각각 up edge trigger , down edge trigger라고 하는데, 이것들은 computer architecture 시간에 들은 기억이 난다. 이러이러한 flip flop들이 있다 하고 넘어갔었던 기억이 나는데, 이번 기회에 무엇이 어떤 것들이었는지 확실히 알 수 있었다.
추천자료
Flip-Flop
플립플롭(Flip-Flop)
Decoder,D Flip-Flop 컴퓨터 구조 실험 결과 레포트
[전자공학실험] Latch회로의 동작과 여러종류의 Flip-Flop 이해 실험
[VHDL] 플리플롭(flip-flop), 카운터(COUNTER), 8진 카운터, 10진 카운터(counter), 래치(Latch)
논리 gate (Flip-Flop) 프리젠테이션 자료
순서 논리 회로 플립플롭( flip-flop) 실험보고서
순서 논리 회로 플립플롭( flip-flop) 실험보고서
[논리회로실험] 실험6. Bistable or flip-flop 예비보고서
소개글