|
전류 회로에서 출력되는 전류는 인가되는 DC전원의 값에 의해 voltage가 saturation 되지 않는 부하전압 내에서만 제대로 정전류원으로 작동할 것이라 생각한다. 왜냐하면 그 전의 실험들에서도 위와 비슷한 경우에서 제대로 된 회로의 출력을 얻
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2009.02.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전압 파형을 관측할 수 있도록 오실로스코우프를 설치하고, 조정기들을 적절하게 실험 25. 테브닌 정리
1. 실험 목적
2. 관련이론
3. 실험 준비물
4. 실험과정 Pspice로 구현
실험 26. 노튼의 정리
1. 실험 목적
2. 관련이론
3. 실
|
- 페이지 15페이지
- 가격 2,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에서 측정된 값과 본래 회로에서 측정된 값을 보면 값들이 거의 일치하게 나왔다(2%미만의 오차발생). 2단자 선형회로망을 정전류원과 병렬등가저항 회로로 변환시켜 단순화하더라도 전류나 전압에 영향을 미치지 않는 것을 알 수 있다.
|
- 페이지 55페이지
- 가격 6,000원
- 등록일 2006.04.21
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
결과적으로 R3값이 점차 증가할수록 R5의 값도 점차 증가하게 될 것이다.
(4) CAD 프로그램을 이용하여 다음의 그림의 회로를 구성하라. Time Domain Analysis 에 의해 R3 에 흐르는 전류와 U1B 의 출력 전압을 구하여 별도의 그래프로 그려라. R3 가 ±5%
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2009.02.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전압원을 갖는 복잡한 직류 회로망 해석에서 과 의 값을 실험적으로 입증한다.
4. 실험과정 Pspice로 구현
실험과정 A1∼2
실험과정 A3
실험과정 A4
여기서 이다.
실험과정 B1∼3
실험과정 B4
3. 시뮬레이션 결과
표 26-1. 노튼의 정리를 입증하기 위한
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|