|
임피던스의 페이저선도 ]
R
C
XL
Z
θ
XL
0
R
[ RL회로의 페이저선도 ]
3. 예비점검
1.그림 43-1 회로에서
= 36.1V
2.RL직렬회로에서 V와 VR사이의 위상각은 V와 I 의 위상각과 동일하다 예
3.1.에서 V와 I의 위상각 θ는 =33.8
4.그림 43-1 에서
(a) Z = = 106.5
(b) θ
|
- 페이지 16페이지
- 가격 1,000원
- 등록일 2010.08.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로의 임피던스
인덕터와 캐패시터는 교류회로에서 서로 반대효과를 낸 다는 것은 앞 실험들을 통해 알 수 있었다. 앞 실험에서도 언급했지만, 인덕터는 전압의 위상이 앞서고, 캐패시터는 전류의 위상이 앞선다.
직렬 RLC회로는 직렬 RL회로
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
준비를 덜해가서 약간의 의문점이 남았지만 다음에 기회가 된다면 다시 실험해 보고 싶습니다. (1)예비보고서
1.제목
2.목적
3.관련이론
4.실험 준비 결과값 예상
5.참고문헌
(2)결과보고서
1.제목
2.목적
3.실험 결과 및 검토
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2010.03.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
임피던스 및 전류를 측정한다.
(3) 병렬 RLC회로의 임피던스와 주파수의 관계를 조사한다.
2. 관련이론
◈ 높은 Q회로의 공진주파수
병렬 RLC회로에서 XL=XC일 때 주파수에서 높은 Q값을 갖는 병렬 회로는 공진되며 이는 직렬회로의 조건과 유사하
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
설정해야 한다. 만일 을 만족한다면, ZL에서 소모되는 전력 PL의 크기는 이 된다. 하지만 이때 PL값은 purely resistive한 경우, RL=RTH인 경우 최대가 된다. 따라서 PL이 최대값이 되기 위해서는 를 만족해야만 한다. 1. 실험 목적
2. 실험
|
- 페이지 22페이지
- 가격 3,000원
- 등록일 2008.12.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|