|
phasor로 나타내면 이다. 이때 V0(t)와 I0(t)를 각각 구해보자.
위의 회로에서 Z를 구해보면
이때 이므로
이다.
따라서
또한 Io(t)를 구해보면, 이므로 이다. 따라서 이다.
2) 1)에서 구한 VO(t)와 IO(t)의 측정값을 사용하여 입력 임피던스의 크기 |Zi|와
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2008.12.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
phasor를 이용하여 생각하면 이다. 또한 이때 이다.
그러므로 전력 PL의 크기는 이다. 따라서 전력 PL을 최대로 하기 위해선 Voc는 constant로 정해져 있기 때문에, (Xth+XL)에서 소모되는 전력을 최소화시켜야 한다. 이를 위해선 를 만족하도록 load imped
|
- 페이지 22페이지
- 가격 3,000원
- 등록일 2008.12.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Chapter 8. Sinusoidal Source & Phasors
정현파 전원 교류 회로(ac circuits)
8.1 Properties
vt = vm sin ωt
≪ 그 래 프 ≫
Amplitude (진폭) Angular frequency (각주파수)
Periode(주기)
v(t + T) = v(t)
2π
T = ─────
ω
Frequency
|
- 페이지 24페이지
- 가격 3,000원
- 등록일 2014.11.14
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Chapter 9
AC Steady State Analysis
AC steady state analysis :
time domain circuit -> phasor circuit
KVL, KIL, Z 개념으로 회로 해석
9.1 Circuit Simplification
직병렬 등가회로, 전류전압 분배, Thevenin-Norton 등가회로
전류전압 분배
≪ 그 림 ≫
|
- 페이지 10페이지
- 가격 3,000원
- 등록일 2014.11.14
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
ac network, does have to be less in magnitude than R or ?
합성 저항값은 의 식에 의해서 얻어지기 때문에 더 작은 값이 나온다.
(m) How does compare to the measured value? From the phasor diagram, determine the angle between and (same as between and ), the angle between and , and the angle betwe
|
- 페이지 12페이지
- 가격 2,500원
- 등록일 2011.06.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|