|
3. 소스 설명
이 프로그램의 짝수 패리티 함수를 신경망으로 구현하여 훈련 과정과 훈련 결과를 출력한다.
입력은 x1, x2, x3, d 네 가지 값을 입력 받는데 여기서 x3는 항상 1이므로 나머지 세 가지인 x1, x2, d의 값을 화면으로부터 입력 받는다.
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2005.12.17
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
패리티방식에서 짝수패리티 방식을 채택할 경우 1개의 블록 중에 수평에 대한 1의 개수는 ?
가. 홀수가 되도록 한다. 나. 3의 배수가 되도록 한다.
다. 짝수가 되도록 한다. 라. 5개가 되도록 한다.
92 그림과 같은 네트워크 형상(Topology)에 해당되
|
- 페이지 9페이지
- 가격 1,300원
- 등록일 2002.06.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
패리티방식에서 짝수패리티 방식을 채택할 경우 1개의 블록 중에 수평에 대한 1의 개수는 ?
가. 홀수가 되도록 한다.
나. 3의 배수가 되도록 한다.
다. 짝수가 되도록 한다.
라. 5개가 되도록 한다.
77. 다음 중 정보통신 관련 국제표준기구가 아
|
- 페이지 14페이지
- 가격 300원
- 등록일 2010.06.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
패리티 비트(parity bit), 또는 체크 비트(check bit)라고 하며, 코드의 오류를 검출하기 위해 필요하다. 패리티 비트는 이용방식에 따라 홀수 패리티(odd parity)방식, 즉 1로 표시되는 비트의 총수가 홀수개가 되도록 하는 방식과 짝수 패리티(even parity
|
- 페이지 8페이지
- 가격 1,500원
- 등록일 2011.09.14
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
패리티 비트임.
여기서 짝수 패리티는 0010110(1), 홀수 패리티는 0010110(0)으로 표시함.
3. 패리티 비트의 개념과 역할
1) 개념
정보의 전달 과정에서 오류가 생겼는지를 검사하기 위해 원래의 정보에 덧붙이는 비트를 말한다. 시스템의 논리 구조
|
- 페이지 9페이지
- 가격 4,500원
- 등록일 2015.10.10
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|