• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 546건

실험 내용 - PSpice를 이용한 회로 시뮬레이션 - RC, RL 직렬 및 병렬회로 - 노턴의 정리 - 미분회로와 적분회로 - 옴의 법칙 - 인덕터 - 전압 배율기와 전류 분류기 - 중첩의 원리 - 직렬과 병렬 - 최대전력 전달조건 - 커패시터 - 키
  • 페이지 50페이지
  • 가격 4,000원
  • 등록일 2023.11.25
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
과 C2의 Maximum 값과 Minimum값을 비교해 본 결과 거의 완전 충전이 되었다는 것을 알 수 있었고, 그래프 형태가 저번 주 실험 “RC Charging and Discharging”의 그래프와 유사하므로 충전과 방전이 방전된다는 것을 알 수 있었다. 이론상 구한 반감기는
  • 페이지 15페이지
  • 가격 4,000원
  • 등록일 2014.07.18
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
과하면, 증폭도가 40dB/decade로 감소하는 성질을 갖는 필터로서 다음과 같이 구성됩니다. +단자와 -단자의 전위가 같으므로 오른쪽 그림과 같이 등가회로를 그리면, R||2C = R / (1 + 2sCR) G(s) = A = Vo / Vi = 1/sC / {R + R/(1+2sCR) + 1/sC} = 1 / {1 + 2sCR + 2s2C2R2}
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2005.01.29
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
커패시터 : 0.01 uF 2개 - 점퍼선 다수 3. 설계 실습 계획서 (1) 그림 1에 주어진 Wien Bridge 회로에서 V+와 V_out의 관계식을 구하시오. 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien bridge 회로를 설계하시오. - 먼저 Wien Bridge oscillator에 대해서 알아
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2010.03.30
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 대역폭 B 라고 한다. ■ 중역에서 전압 증폭도와 전류이득 ▶ 전압 증폭도 Avm=-(hf/hi)R1 (R1=Rc/Rb/hie, Rb=R1//R2) ▶ 전류 이득 Aim=-(Ib2/Ib1)=-β(RC/(RC+hie))=K(일정) ▶ 균일한 주파수 특성을 나타내고 위상변동은 없음 - 중파 대역 특
  • 페이지 23페이지
  • 가격 1,000원
  • 등록일 2005.10.12
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
과 필터와 고역통과 필터의 구성과 특징을 파악한다. RLC 공진회로에 대한 기본 개념과 이론을 파악한다. 주파수 변화에 따른 RLC 회로의 임피던스를 알아본다. 2. 관련이론 1-1. 저역통과 필터 1) 저항과 커패시터가 직렬결합 : 커패시터 양단의
  • 페이지 10페이지
  • 가격 1,500원
  • 등록일 2011.06.30
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
약 70%가 되는 지점부터 증폭기가 제대로 동작한다고 말할 수 있다. 1. 실험 목적 2. 실험 장비 3. 이론 4. 실험 내용 및 결과 1) 저주파 응답 계산 2) 저주파 응답 측정 3) 고주파 응답 계산 4) 주파수 대 이득 5. 결론 6. 토의 및 고찰
  • 페이지 9페이지
  • 가격 2,000원
  • 등록일 2021.05.26
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
과 같다. ↑표3 , , B 값 측정할 주파수 영역 ↑표4 측정할 주파수 3.4 병렬공진회로를 그리고 transfer function을 측정하기 위한 연결상태와 측정방법을 기술하라. 측정방법 및 연결방법 아래의 그림과 같이 scope의 ch1단자를 FG의 출력이 나오게끔 연
  • 페이지 11페이지
  • 가격 2,000원
  • 등록일 2010.08.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
예비 시뮬레이션 결과와 측정 결과를 비교해보면 근소한 오차로 값이 대부분 비슷한데 R-L 병렬회로의 전체 전류에서 오차가 크게 발생하여 다시 Pspice로 시뮬을 돌려보니 Pspice의 IT의 범위가 (760.466 mA ~ 5.2472 A)로 나타났고, 이를 0 A로 기준 잡
  • 페이지 6페이지
  • 가격 8,000원
  • 등록일 2015.06.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
커패시터가 충/방전이 되는 것을 알 수 있었다. 하지만 1㎒로 주파수를 올렸을 때는 100㎐일 때보다 충/방전의 주기가 더 짧아지는 것을 볼 수 있었다. 그 이유는 구형파가 공급되는 전압의 주파수가 커지면 전압원이 전압의 공급과 공급중단을
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2010.03.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top