|
RS플립플롭
2. D 플립플롭
3. LED 순차점멸
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2006.05.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
플립플롭이 이전 상태를 저장 하는 것 과 S가 1이면 1, R이 1이면 0, S와 R로부터 동시에 1이면 결과를 알 수 없음을 확인할 수 있었다. 또 결과 레포트를 작성하면서 SR플립플롭의 단점을 보완한 JK플립플롭에 대해 알 수 있었고, 디지털 회로에서
|
- 페이지 3페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
가장 많이 사용되는 메모리 소자는 플립플롭이라고 하는 소자이며
가장 기본적인 플립플롭을 래치라고 한다 1. 래치
2. R-S플립플롭
3. D-플립플롭
4. JK-플립플롭
5. T-플립플롭
6. 동기식 카운터
7. 비동기식 카운터 BCD
8. 10진 카운터
|
- 페이지 4페이지
- 가격 2,500원
- 등록일 2015.10.06
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
면 보수가 나오는 것을 생각하여 회로를 구성하려고 하였으나 T플립플롭이 없는 관계로 JK플립플롭을 사용 하여 J와 K에 같은 입력을 넣어 줌으로써 T플립플롭과 같이 사용할 수 있게 하였다.
(3) 555 Timer
: 타이머를 이용하여 특정 주파수의 클
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2015.02.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
T-플립 플롭
8. 사용된 IC의 데이터 시트
<74390>
<7490>
<7486>
<74138>
<7447>
<7404>
<7486>
<7408> 1. 목적
2. TTL Clock 개요
3. TTL Clock에 사용된 소자들
4. 구성성분
5. 순서도
6. 회로도에 대한 간략한 설명
7.
|
- 페이지 50페이지
- 가격 3,000원
- 등록일 2011.08.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
위한 회로 구성의 기초
2. 플립플롭의 원리와 3비트 카운터 회로 설계
①. JK 플립플롭의 작동 원리
②. T 플립플롭의 기능과 특징
③. JK 플립플롭을 이용한 3비트 카운터의 설계 절차
④. T 플립플롭을 적용한 3비트 카운터의 설계 방법
|
- 페이지 4페이지
- 가격 3,000원
- 등록일 2025.04.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
jk플리플롭을 가지고 리플 카운터를 구현하였다. 특이한 것은 J와K입력을 같은 것을 넣는데. (1,1)을 넣어서 출력을 반전시키기 위함이었다. 그리고 이렇게 J와 K를 같이 묶어놓은 것을 T플리플롭이라고도 한다.
마지막에 seven segment로 표현할때
|
- 페이지 3페이지
- 가격 1,300원
- 등록일 2013.08.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Q. J·K플립플롭을 이용한 디지털 시계 만들기.
A. J·K플립플롭은 하나의 비트값을 지속적으로 유지시켜 주는 소자로서 이것을 이용하여 디지털 시계를 작성하였습니다.
디지털 시계를 나타내기 위하여 동기식 카운터방식을 사용하였으며, 00
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2007.09.27
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
확인하시오.
(1) JK FF
(2) D FF
(3) JK FF을 이용하여 D FF을 설계
2. 3단 PN sequence shift register를 구현하고 결과값을 확인하시오.
(Initial state : D1=D2=D3=1)
▶진리표에의한 파형
1)Q1의 파형
2)Q2의 파형
3)Q3의 파형
▶배선도
★고찰
|
- 페이지 4페이지
- 가격 1,300원
- 등록일 2013.05.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
R, S 입력값과 클록의 입력으로 인한 출력의 변화를 확인할 수 있었다. 또한 설계한 Edge-trggered RS 플립플롭이 Clk 신호가 High로 변화할 때에만 입력값에 따른 출력을 뽑아주는 것으로 보아 Positive Edge-triggered 임을 확인해 볼 수가 있었다.
(2) 설계
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|