|
플립플롭의 기능을 알아보는 실험이었다.
첫 번째 실험은 래치의 기본 동작을 알아보는 실험이었다.
세 번째 실험은 RS플립플롭을 디지털 논리소자 7402로 구성하여서 예상된 결과가 나왔다. 처음에 R=1이 들어가면 상태를 0으로 만들어준다.
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2007.08.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Q는 0이 나오게 된다. JK 플립플롭이 기능을 수행하기 위해서는 PRESET=CLEAR=1이 되어야 한다.
따라서 PRESET의 역할은 Q를 1로 초기화하고 CLEAR의 역할은 Q를 0으로 초기화 할 때 사용한다. 1. 실험 결과 및 분석
2. 비고 및 고찰
3. 설계 및 고찰
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2011.09.29
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
플립플롭
♧ 정의 : 입력단자 T에 클럭펄스가 들어오면 출력단자 Q의 출력값이 변하는데 클럭의 입력단자 부분에 (0)이있으므로 입력되는 클럭의 하강하는 부분에서만 출력신호 가 발전하게 된다. 기능은 펄스의 주기를 2배로 늘려주는 기능을
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2005.05.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
플립플롭 IC가 등장하게 된 것이다. J단자와 K단자를 Vcc에 접속 하므로서 T 플립플롭으로 기능으로 동작 한다. (※ JK F/F IC는 74LS76을 사용해도 좋다.) PUSH SW를 한 번 누르면 클럭펄스가 하나 발생 한다. 이 신호를 T F/F가 받아서 기억하고 다음 신
|
- 페이지 32페이지
- 가격 3,000원
- 등록일 2010.02.22
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
클럭 펄스가 나타날 때까지 그 상태를 유지함을 의미한다.
D-타입의 플립플롭과 래치를 사용할 경우 회로 구성은 같으나 D 플립플롭은 클럭 펄스가 상승 또는 하강하는 에지 바로 직전의 입력 신호가 출력에 반영되어 다음 클럭 펄스가 나타날
|
- 페이지 5페이지
- 가격 500원
- 등록일 2011.09.29
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|