|
실험에 맞는 값을 선택하는 것이 가장 좋은 방법이라고 생각해 보았다.
실험 3장에 대한 복습문제
1. 그림 3-1의 회로에서 캐패시터 입력필터의 시정수는 얼마인가?
(a) 1ms (b) 10ms (c) 100ms (d) 1s
⇒ (시정수)=R× C의 공식을 이용하면 캐패시터 입력
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2009.06.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 결과, 주파수가 증가함에 따라 전압 이득이 증가하다가 일정 주파수 이상이 되었을 때부터 이득이 점점 감소한다는 것을 확인할 수 있다. 그 이유는 실험에 사용된 회로가 대역통과필터(Band Pass Filter)이기 때문이다.
(3) 입력전압(Vi)과 출
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
필터 회로
고역 통과 RL filter를 그림 7에 나타내었다. 위에서 본 것처럼 고역통과 RL 필터의 특성도 로 정의하면 식 (10)과 동일하므로 더 이상 논의하지 않는다.
그림7. 고역 통과 RL 필터 회로
3. 실험재료 및 기자재
① 오실로스코프
② 디지틀
|
- 페이지 9페이지
- 가격 1,300원
- 등록일 2007.04.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
필터에서와 동일한 1.2KHz가 측정되었다. 시뮬레이션은 시간영역과 주파수 영역 두가지로 했는데, 실험결과와 동일한 시뮬레이션 결과를 출력했다.
3. Discussion
이번주 실험은 연산증폭기의 여러 가지 응용회로를 실습할 수 있었던 실험이었다.
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2006.05.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험의 회로는 “연산교류적분기”의 회로로써, 입력오프셋 전압과 입력오프셋 전류의 영향으로 인해 출력전압이 포화될수 있으므로 이러한 직류 성분에 대해 이득을 제한한다. 미분기
-연산증폭기를 사용한 미분기의 간단한 회로-이상
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2006.06.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
필터의 Q값은 0.707이 된다. 따라서 커패시터 값을 바꾸면서 시뮬레이션을 해보았는데 2차 저역 통과 필터인 C2를 줄이고 C1을 크게 하여 시뮬레이션 해보니 계산한 차단 주파수 결과와 비슷하게 나오는 것을 확인할 수 있었다. 즉, 위 실험회로
|
- 페이지 10페이지
- 가격 2,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
필터의 경우 임의의 Q에 의해 예상하던 차단주파수 보다 더 높은 주파수에서 차단이 일어나는 것을 볼 수 있다. 이로 인해 오차가 생기게 된다.
< 3. 실험 결과에 대한 토의 및 고찰 >
실험5. 능동 필터회로를 통하여 1, 2차 저역 통과 필터와
|
- 페이지 12페이지
- 가격 3,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험 값
<4차 필터 회 로 도>
1)500Hz
scale : 500us/Div
2)1000Hz
scale : 200us/Div
3)2000Hz
scale : 100us/Div
4)2680Hz
scale : 50us/Div
5)4000Hz
scale : 50us/Div
6)5000Hz
scale : 50us/Div
7)9000Hz
scale : 50us/Div
●실험 값
<4차 저역통과 필터 회로도(버터워즈)>
채널1
채널2
<C
|
- 페이지 16페이지
- 가격 2,300원
- 등록일 2013.09.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
|
- 페이지 5페이지
- 가격 3,300원
- 등록일 2013.07.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
00pF
저항 : 1kΩ 1.2kΩ, 7.5kΩ, 10kΩ
연산증폭기
4.실험방법
1. 가산기의 이득은 -1로 반전된 형태로 회로를 구현한다.
2. 2차 저역통과 필터의 이득은 2로 비반전된 형태로 회로를 구현한다.
차단 주파수가 60Hz가 되도록 설계한다.
3. 2차 저역통과
|
- 페이지 23페이지
- 가격 3,000원
- 등록일 2011.06.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|