|
호를 다음단의 클럭에 인가한다. 상승이나 하강클
럭에 무관하다.
5. JK 플립플롭을 이용하여 카운터를 설계할 때 J=K=1로 놓는 이유는?
J=K=1로 놓으면 플립플롭의 이전출력이 반전되어 출력되며 RS 플립플롭의 단점을 보
완할 수 있다.
6. D 플립
|
- 페이지 4페이지
- 가격 800원
- 등록일 2017.03.15
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이밍도
[그림 1] 2비트 비동기 2진 카운터
클록펄스
Qb
Qa
10진수
1
0
0
0
2
0
1
1
3
1
0
2
4
1
1
3
5
0
0
0
[표 1] 2비트 비동기 2진 카운터의 상태도
동기 카운터(synchronous counter)는 클록 펄스가 모든 플립플롭의 CP입력에 연결되며, 공통의 클록 펄스는 동시에
|
- 페이지 5페이지
- 가격 5,000원
- 등록일 2005.10.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
(이것은 마치 앞의 신호를 기억하는것과 같이)를 알 수 있었다. 또한 그 때문에 주파수가 배가 되고 그것을 이용해서 2진 카운터기 특성을 이용해서 구현할 수 있음을 알 수 있었다. 1. 실험 목적
2. 실험 도구
3. 실험 결과
4. 고 찰
|
- 페이지 2페이지
- 가격 500원
- 등록일 2006.01.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털시계
1. 기본원리
원래는 플립플롭을 이용한 카운터를 설계해야 하지만 7492, 7490같은 10진,12진 카운터가 있기 때문에 카운터를 이용해서 설계한다.
7490은 10진카운터로 0~9까지 반복한다.
정확한 원리는 2진카운터와 6진카운터 2개의 조합
|
- 페이지 6페이지
- 가격 4,000원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
counter type A/D Converter에 대하여 설명하시오.
- D/A converter와 비교기 제어로직, 2진 카운터로 구성이 된다 .
- 회로의 동작은 리셋시켜 2진 카운터 계수 값ㅇ르 초기화 시키면 2진 카운터의 데이터 값이 모두 0이 되며 레더형 D/A 변환기의 리퍼런스
|
- 페이지 20페이지
- 가격 2,000원
- 등록일 2008.12.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|