|
보고서에 회로를 제시하라. 시작을 돕기 위해 보거서에 빈 Karnaugh 맵을 그려 놓았다. 설계를 완료한 후 회로를 구성하고 시험한 후 결과를 요약하라.
♠ 참고 자료 ♠
▶ 회로 설계 해보기
00
01
11
10
00
0
0
0
0
01
0
0
0
0
11
1
0
0
1
10
1
1
0
1
∴
00
01
11
10
|
- 페이지 9페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
저항을 앞에 달아주면 괜찮을 것 같았다. 다음실험에는 미리 회로구성과 핀번호같은 것을 충분히 숙지하고 실험에 임해야겠다. 디지털 공학 실험
6장 가산기와 ALU 그리고 조합논리회로 응용
결 과 보 고 서
1. 결과
2. 검토 및 고찰
|
- 페이지 3페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1일때
8. 논리회로 간소화
실험목적
BCD - 부당한 코드 탐지기의 진리표를 나타낸다.
논리식을 간략화 하기 위해서 카르노맵(Karnaugh-map)을 이용한다.
간략화 된 논리식을 실행하는 회로를 설계하고 실험한다.
실험부품 및 사용기기
7400 NAND
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2010.08.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
16개의 입접항들이 존재한다. 4변수 카르노도 작성 시 변수 AB는 좌우로, 변수 BC는 상하로 작성하며 두 변수 모두 00, 01, 11, 10 순으로 배열하는 것을 유의해야한다.
AB
CD
00
01
11
10
00
01
11
10
2.7. 카르노도에 의한 논리회로의 간소화(간략화)
카르노
|
- 페이지 10페이지
- 가격 4,200원
- 등록일 2013.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로도를 시뮬레이션 한 것입니다.
● 가산기 구현
Pspice로 구현한 가산기 회로
▶ 이렇게 XOR을 연결해서 더하기 연산을 할수 있습니다.
▶ 다음장의 그림은 가산기 회로의 시뮬레이션입니다.
▶ 1,0,0,1을 넣어서 각각을 더하는 시뮬레이션입
|
- 페이지 9페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|