|
시프트 레지스터 회로
1. 실험 목적
2. 소요 계측기 및 부품
3. 실험 과정
실험 12-2 4 비트 양방향 시프트레지스터(PIPO)
1. 실험 목적
2. 소요 계측기 및 부품
3. 실험 과정
실험 12.3 8비트 시프트레지스터(SIPO)
1.실험 목적
2. 소요 계측기
|
- 페이지 6페이지
- 가격 9,660원
- 등록일 2013.12.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
로 공통으로 연결하면 클럭의 PT에서 Data가 계속 오른쪽으로 1자리씩 이동(shift) 한다.
(a) 핀 배치도
(b) 논리도
그림 9-2 54/74LS91 8비트 시프트 레지스터
그림 9-3 4비트 직렬입력 시프트 레지스터
그림 9-4
그림 9-3과 같은 4비트 시프트레지스터에 QR
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2007.01.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
7474 (2개)
- XOR 게이트 7486
-8비트 직렬 입력-병렬 출력 시프트 레지스터 74164
-4비트 만능 시프트 레지스터 74194 1. 목 적
2. 관련이론
1.1. 링 카운터
1.1. 존슨 카운터
1.1. 의사 불규칙 이진수열 발생기
3. 실험기구 및 데이터시트
|
- 페이지 7페이지
- 가격 6,300원
- 등록일 2016.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
레지스터
-입력 데이터는 각 풀리풀롭의 입력 D 단자로 들어가며 출력은 각 풀리풀롭의 출력 Q 단 자를 통해서 나온다.
-모든 풀리풀롭은 클럭 펄스의 상승 에지에서 동시에 트리거 된다.
2) 시프트 레지스터(shift register)
-클럭 펄스에 의해
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2010.06.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
= 0110, C = x => F = A xor B = 10101100
12) S = 0111, C = x => F = A\' = 01110111
>시프트연산
13) S = 10xx, C = x => F = shr A = 00010001
14) S = 11xx, C = x => F = shl A = 01000100 ◉ALU(arithmetic-logic unit)란?
◉ALU의 구조
◉레지스터의 구조
◉ORCAD 설계
|
- 페이지 18페이지
- 가격 8,400원
- 등록일 2015.11.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|