• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 115건

많다. 응용에는 레지스터, 주파수 분주기(frequency divider), 계수기(counter) 등이 있다. 8.참고문헌 논리회로설계, 김종현저 연세대학교 출판부 최신디지털논리회로, 하재철.문상재 공저 ok press Digital Fundamentals Tenth Edition, Thomas L. Floyd, prearson 
  • 페이지 8페이지
  • 가격 1,800원
  • 등록일 2013.07.06
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
D, T, RS 등등이 있듯이, 데이터 기억, 데이터 토글, 데이터 기록, 삭제 등등에 사용될 수 있다. 그리고 F/F는 어떻게 조합하느냐에 따라 다양한 기능을 수행할 수 있다. 1. 목 적 2. 실험 준비물 3. 설계실습 계획서 * 래치와 플립플롭 이론
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2008.11.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
완전한 D/A변환기이다. D/A변환기에서와 같이 A/D변환기에도 분해능, 비선형성과 같은 Spec이 사용된다. A/D변환기의 또 하나의 중요한 파라미터는 아날로그 입력을 디지털 출력으로 바꾸는데 걸리는 변환시간이다. ■ 실험목적 ■ 실험이론
  • 페이지 6페이지
  • 가격 1,500원
  • 등록일 2004.07.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험 5와 실험 6에서 level trigger와 edge trigger 동작의 차이점을 설명하라. 또, D latch와 D flip-flop과의 차이점은? ⇒ 실험 5에서는 level trigger가 동작하였는데 level trigger는 clock의 상태가 high-level과 low-level로 나뉘는데, 레벨에 따라 high-level일 때는 계
  • 페이지 14페이지
  • 가격 1,500원
  • 등록일 2021.09.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
래치와 플립플랍에 대해서 알아보았다. 디지털 회로설계 강의시간에 아직 공부하지 않은 내용이라 이해하는 데에 좀 어려움이 있었지만 가상 시뮬레이션을 통해 어느 정도 개념을 이해할 수 있었다. 실제 실험을 통해서는 더 많은 것들을 배
  • 페이지 11페이지
  • 가격 2,000원
  • 등록일 2011.11.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 회로 설계에 있어 병목 현상을 줄이고, 더 높은 처리 속도와 에너지 효율을 달성하는 데 기여할 것이다. 더불어, 머신러닝과 같은 최신 기술과의 융합을 통해 스마트 회로 설계로의 전환이 이루어질 가능성도 있다. 이처럼 래치와 플립
  • 페이지 7페이지
  • 가격 3,200원
  • 등록일 2025.04.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로가 있는데, 회로도는 다음과 같다. [그림 7] 쌍안정 멀티 바이브레이터 3. 참고 자료 디지털 논리와 설계, 유황빈 (정익사) 319-361page 최신 전자 공학, 이수원 외 공저 (학문당) 401-403page 2진 카운터와 2진수 1. 목적 1) 2진 계수기 (Binary Counter)의
  • 페이지 10페이지
  • 가격 1,500원
  • 등록일 2004.09.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로이다. 기억소자라는 것을 활용해서 더 복잡한 회로를 꾸밀 수 있도록 연습과 노력이 필요해 보인다. 1. Title 2. Name 3. Abstract 4. Background (1). 순차논리회로 (Sequential Logical Circuit) (2). SR Latch 회로 (3). D Flip-Flop (4). JK Flip-Flop
  • 페이지 18페이지
  • 가격 2,000원
  • 등록일 2008.11.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에 사용. - Master-Slave Flip Flop: 레이싱 현상 방지구성(1상의 클록펄스) (3) 74LS73 이번에 우리가 실험에서 사용하게 될 소자로서 Dual JK Flip Flop이며 이는 Falling edge에서 값이 변하도록 설계되어 있는 특징을 지니고 있다. Data sheet를 통해 내부구
  • 페이지 7페이지
  • 가격 6,300원
  • 등록일 2015.07.31
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
D의 입력에 따른 결과를 측정하는 것이고, 세 번째는 첫 번째와 같은 조건에서 PRESET 값이 0일 때의 결과를 측정하는 실험이었다. 실험을 통해 알 수 있었던 점은 SN7474소자는 부논리회로(Active Low)라는 것이다. 즉 7474는 D플립플롭과 RS플립플롭이
  • 페이지 11페이지
  • 가격 1,500원
  • 등록일 2017.04.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top