|
1. 제목
1) 데이터 변환기 실험
2. 예비 보고사항
1)DAC
(1) DAC의 다음의 성능 파라미터들에 대해서 조사하시오.
신호 대 잡음비(SNR) : 신호의 크기(결함 에코의 높이)와 잡음(임상 에코 포함) 크기의 비. 이 값이 크면 신호 해석에 유리하므로 이 신
|
- 페이지 5페이지
- 가격 3,300원
- 등록일 2013.07.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
은 -1 ~ 1 이고 결국 i는 0~2의 값을 가지게 되고 DAC0800의 입력은 i*127은 0~254(8 bit 디지털)의 값을 왔다갔다하게 된다. 이러한 입력들은 변환을 거쳐서 Iout으로 출력이 되고 Op-Amp를 통해 전압으로 증폭이 된다. 이것이 100번의 딜레이가 생기면서 sin
|
- 페이지 4페이지
- 가격 2,800원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
예비 보고사항
1)DAC
(1) DAC의 다음의 성능 파라미터들에 대해서 조사하시오.
신호 대 잡음비(SNR) : 신호의 크기(결함 에코의 높이)와 잡음(임상 에코 포함) 크기의 비. 이 값이 크면 신호 해석에 유리하므로 이 신호 대 잡음비를 높이는 방법으로
|
- 페이지 9페이지
- 가격 3,300원
- 등록일 2013.07.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
DAC의 입력-출력 특성 곡선을 그리시오
2 Pre-Lab(예비실험): Multisim 사용한 모의 실험(시뮬레이션)
■ 모의실험회로 1 : 연산증폭기의 A/D 변환기 회로
- 모의실험 결과 그래프 및 표 :
1) 정현파 입력
XSC1XSC2
2. 삼각파 입력
XSC1XSC2
■ 모의실험회로 2 :
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2016.05.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
verter(DAC & ADC)
이론
1) D/A CONVERTER
2) A/D CONVERTER
실험 1. D/A converter
회로구성 사진 (Pspice)
및 실험 사진 첨부
구동 순서
실험 분석(구동 + 분석)
결과 오실로스코프 파형 분석
및 사진
7405 ,7490 칩의 출력
실험 2. A/D converter
같은 순서로 진행
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2010.01.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|