• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,922건

회로를 설계하였다. ⑥ 지정된 조건을 만족하는 전류분할 회로 설계 실험 이번 실험은 15V 전원으로부터 3개의 병렬가지를 갖는 부하에 전류를 공급할 수 있는 전류분할 회로를 설계하는 실험이다. 전원에 의해 공급되는 총 전류는 10V에서 5mA
  • 페이지 11페이지
  • 가격 2,000원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로로 실험결과를 내놓았을 때, 차이가 있는 결과 값을 얻을 수 있다. 따라서 가장 근접한 저항을 이용하여야 한다. 2. 회로 설계시 오차를 줄이기 위해 저항을 연결하였을 때 조금 더 정확한 설계를 위하여 두 개의 저항을 병렬로 연결함으
  • 페이지 13페이지
  • 가격 3,000원
  • 등록일 2021.04.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
. 함수 발생기의 출력이 -2V ~ 2V, 10kHz 정현파이고 출력에 10k 저항이 아래 그림과 같이 직렬로 연결되어 있다. 51에 -2V ~ 2V, 10kHz 정현파가 걸리도록 점선 안에 들어갈 회로를 OP-Amp를 이용하여 설계하고 PSPICE로 simulation한 결과를 제출하라. 
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2010.01.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 설계시 Common emitter한개로 설계를 하였는데, 목표로 하는 전력소비 최소를 맞출 수가 없었다. 원인을 분석하였더니, 우선 베이스 단자 쪽에 걸어두었던 Follower는 필요가 없었고, Gain과 In/Output impedance는 스펙을 만족하였으나 트랜지스터 자
  • 페이지 9페이지
  • 가격 2,300원
  • 등록일 2014.06.05
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로를 얻게 된다. 여기서 연결 캐퍼시터 Ci와 Co는 입출력 쪽 회로의 직류 성분이 증폭 회로의 동작점을 변화시키는 것을 막는 역할을 한다. 한편 RE와 병렬로 연결된 bypass capacitor CE는 교류에 대한 네거티브 피드백 효과를 막아 RE에 의해 전류
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2009.03.06
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
AVR MCU ? PC 간의 RS-232C 시리얼통신 실험 1) 실험개요 2) 부품리스트 3) 회로도 4) 소스코드 5) 실험결과 6) 원리 및 동작해석 2. AVR MCU ? MCU 간의 통신실험 1) 실험개요 2) 부품리스트 3) 회로도 4) 소스코드 5) 실험결과 6) 원리 및 동작해석
  • 페이지 20페이지
  • 가격 4,000원
  • 등록일 2015.09.03
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에도 사용합니다. 이 경우에는 축적된 전하를 내보내기 위하여 콘덴서와 병렬로 저항기를 넣을 필요가 있습니다. 전압 변환 회로등에서 많이 사용합니다. - 미분 회로: 입력신호의 시간적 변화율(시간미분)에 비례하는 출력을 내는 회로.
  • 페이지 9페이지
  • 가격 2,300원
  • 등록일 2013.08.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도(버터워즈)> 채널1 채널2 <CH1 : 입력 파형 측정 / CH2 : 4차 저역통과의 출력> 1)500Hz 2)1000Hz 3)2000Hz 4)2680Hz 5)4000Hz 6)5000Hz 6)9000Hz <2차 저역통과필터(버터워즈)> <2차 저역통과필터의 파형(500Hz)/증폭 없음> 주파수 (Hz) 입력전압 (V)
  • 페이지 16페이지
  • 가격 2,300원
  • 등록일 2013.09.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로가 필요 없을 정도로 회로가 간단하다. (동기식 카운터에 비해 회로가 간단해 진다) 단점 : 플립플롭들은 동일 클럭에 변하지 않고, 한 플립플롭의 출력이 다른 플립플롭의 클럭으로 동작하기 때문에 지연시간이 길어지게 된다. 시스템
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2011.09.29
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로 설계시 Common emitter한개로 설계를 하였는데, 목표로 하는 전력소비 최소를 맞출 수가 없었다. 원인을 분석하였더니, 우선 베이스 단자 쪽에 걸어두었던 Follower는 필요가 없었고, Gain과 In/Output impedance는 스펙을 만족하였으나 트랜지스터 자
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2015.04.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top