|
주변기기를 부착하여 사용할 수 있고 컴퓨터와 컴퓨터끼리도 연결할 수 있다.
□ SCSI 방식은 ESDI 방식에서 직렬데이터를 병렬데이터로 바꾸는 회로를 드라이브에 추가한 형식이라고 이해하면 쉽다. ESDI 방식에서는 이러한 일을 컨트롤러 어
|
- 페이지 27페이지
- 가격 3,300원
- 등록일 2002.04.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
은 특별히 어려운게 없었고 그냥 계산만 하면 되었다. 네 번 째 실험은 계산은 없으며 순수한 측정 실험이었다. RC, RL, RLC 각각의 회로에서의 측정값들은 기입해 주기만 하면되었다. 이 네 번째 실험의 기입값과 리액턴스 소자 전류로부터 전체
|
- 페이지 3페이지
- 가격 1,000원
- 등록일 2002.05.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로의 저항을 직렬 또는 병렬로 삽입하여 발전기 입
CDOT
출력을 불 평형을 작게 한다.
8. 전선로
1) 연선
① 소선의 총수 N = 3n(n + 1) + 1 (n : 층수)
② 연선의 지름 D = (2n + 1)d (d : 소선 1개의 지름)
③ 연선의 단면적
A = { 1} over {4 } pi { d}^{2 } TIMES N
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2006.09.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로, 직렬연결, 병렬연결, 복합연결을 하면서 흐르는 전류의 값을 측정하고 전압의 값을 계산해 옴의 법칙이 성립하는지 확인해 보았다. 실험 결과를 보면 대체로 ‘V=IR 전압은 전류와 저항의 값에 비례한다.’는 것이 성립했다. 복합연결에
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2021.04.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
병렬 궤환, 없으면 직렬궤환
6)전력 증폭회로
▶ 대신호 증폭기의 개요
▶B급 푸시풀 증폭기의 특징
효율이 높다.(78.5[%])
우수차 고조파가 상쇄되고, 기수 고조파만 남기 때문에 의곡이 감소.
크로스 오버 일그러짐이 발생한다.
▶SEPP
|
- 페이지 79페이지
- 가격 9,000원
- 등록일 2023.06.08
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
것은 로부터 이동하여 1+jx원으로 가는 최단거리) 임피던스로 다시 환원하면 를 추가하면 차트의 중심에 오게 된다. 비교해 보면 b=0.29, x=1.22의 해를 얻는다. 이 정합회로는 b에 보인 병렬 캐패시터와 직렬 인덕터로 구성되어 있는데 f=500MHz이므
|
- 페이지 21페이지
- 가격 3,000원
- 등록일 2007.08.14
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
병렬연결, 이들과 이 직렬연결, 또한 이들과 가 다시 병렬 연결한 회로라 할 수 있다. 그에 따라 계산하면 795.09Ω의 등가 저항 값을 구할 수 있다.
위에서 노튼의 정리를 이용하여 등가 전류와 등가 저항을 구하였으므로 다음과 같이 간단한 회
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2011.12.06
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 29
3. D UPS의 구성 30
3.1 Dynamic 필터 유니트 30
3.2 비상에너지 유니트 31
3.3 인덕션 커플링 32
3.4 동기발전기 32
4. D UPS의 시스템 구성 32
4.1 단독운전 32
4.2 병렬운전 32
5. D UPS의 특징 33
5.1 무 축전지 정전보상 방식 33
5.2 정전시 정
|
- 페이지 32페이지
- 가격 3,300원
- 등록일 2002.01.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 구성해 직렬입력-직렬출력 레지스터를 확인하는 시뮬레이션이다. 처음에 CLR로 RESET을 시켜주고 ABCD에 1011을 인가했다. 인가한 결과, 상승 클럭에서 결과값이 출력되었다. 이는 위에서 직렬입력-병렬출력에 대해 그림으로 설명되어있는
|
- 페이지 19페이지
- 가격 1,500원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로
C
A
H ASC Carry
B
H AS
C SUM
<그림 10.2> 전가산기 회로
⑶ 병렬 2진 가산기
A4 A3 A2 A1
B4 B3 B2 B1
ex) 1 0 1 1
+ 0 1 0 1 FA FA FA HA
S5 S4 S3 S2 S1
<그림 10.3> 병렬 2진 가산기
2. 감산기
⑴ 반 감산기 (Half Subtractor)
: 1 bit의 2진수 뺄셈
① 진리표
A
B
|
- 페이지 34페이지
- 가격 3,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|