|
Digital Watch
Tool : Altera QuartusⅡ
Device family : CycloneⅡ
Device : EP2C50F672C6
Hardware : Altera DE2 Board
- 목표 -
vhdl을 활용하여 디지털 시계(Digital watch)를 설계한다.
- 기능 -
1. 일반적인 시계 기능 : 셋팅 가능.
2. 알람 기능 : 해당 설정 시간에
|
- 페이지 21페이지
- 가격 4,000원
- 등록일 2012.08.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
압축파일 내 파일목록:
adder.vhd
cu.vhd
decrement.vhd
dp.vhd
increment.vhd
mux2.vhd
program.mif
reg.vhd
EC2-microprocessor.pdf
코드 돌리는 방법.txt
CPU design lab_과제 설명.JPG
|
- 페이지 11페이지
- 가격 5,000원
- 등록일 2020.11.23
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
(전주과제)
-소스코드
-핀 설정
-결과화면(사진은 몇 개만 첨부하겠습니다.)
처음에 7-segment의 앞의 SEG1 SEG2가 00으로 불이 들어 온 후 10 20 30.....01 11 21 ..... 02 12 22 32 .....08 18 28 38.... 이렇게 진행되면서 2자리 숫자가 나타난다.
② Dot Matrix를 이용
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2011.06.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
셋업한다(Tool ->License Setup)(캡쳐사진생략)
2. File ->New Project Wizard에서 프로젝트를 생성한다.(캡쳐사진생략)
3. 소스코드 작성
4. 핀 설정
5. 타겟 보드로 다운로드 후 결과화면
① 첫 번째 실험
-LED를 일정시간(CLOCK)에 따라 제어하는 코드
-
|
- 페이지 8페이지
- 가격 2,800원
- 등록일 2011.06.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
·실험주제 : 기본 논리게이트 7개를 VHDL로 구현한다.
·실험소스
LIBRARY ieee;
use ieee.std_logic_1164.all;
ENTITY week2 is
PORT ( in_a,in_b:in std_logic;
out_y: out std_logic);
end week2;
ARCHITECTURE week2_arch of week2 is
begin
out_y<=in_a and in_b;
end week2_arch
·실습과정
1. 라이센
|
- 페이지 14페이지
- 가격 3,000원
- 등록일 2011.06.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|