|
sult
실험값
이론값
0.692V
0.7V
9.27V
V
8.61V
V
- 초기값 -
(첨두치198㎷ 주파수1,000㎑)
- 실험1 -
(첨두치192㎷ 주파수999㎑)
- 실험2 -
(첨두치125㎷ 주파수1,004㎑)
- 실험3 -
(첨두치43.2㎷ 주파수1,053㎑)
▲ Reference
[(最新)電子工學實驗 / 개정판][이두복]동
|
- 페이지 2페이지
- 가격 800원
- 등록일 2010.02.20
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
에미터 팔로워(Emitter Follower)라고도 한다.
3. 공식
베이스 - 콜렉터 전압이득
(1)
(2)
트랜지스터의 교류 에미터 저항
(3)
직류 해석
(4)
(5)
(6)
(7)
(8)
(9)
3. 실험
3-1 실험부품
저항 : 100Ω, 33KΩ, 1KΩ, 10KΩ
커패시터 : 1uF, 10uF
트랜지스터 : 2N390
|
- 페이지 19페이지
- 가격 3,000원
- 등록일 2022.11.21
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
Emitter Follower Output Stage>
Q1 - Common Collector Amp Q3 - Emitter Registance = Re - Active Load Q2, Q3 - Current mirror RL//RE : RL이 크면 상관 없지만, 작으면 감소한다. RL이 Short되면 TR이 파손되고, → IC파괴된다. → Short-Circuit Protection이 있다.
3. 실험 기계 및 부품
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2010.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
수 있다.
▶ 입력전류(위) 출력전류(아래)의 시뮬레이션이다. 입력은 약 25uA 의 크기를 가지고 출력은 약 800uA의 크기를 가진다. 약 30의 전류이득이 있는 것을 볼 수 있다. 1. 목적
2. 기초이론
3. 실험방법
4. 예상결론 및 Pspice Simulation
|
- 페이지 3페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
팔로워(Unity-gain follower)
<follower 회로>
<follower simulation>
(4) 가산 증폭기(summing amplifier)
20k, 100k
<가산 증폭기 회로>
<가산 증폭기 simulation>
100k, 100k
<가산 증폭기 회로>
<가산 증폭기 simulation> 1. 실험 방법
(1) 반전
|
- 페이지 7페이지
- 가격 6,300원
- 등록일 2015.12.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|