4주차 예비 - 논리 게이트 및 부울 함수의 구현
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

4주차 예비 - 논리 게이트 및 부울 함수의 구현에 대한 보고서 자료입니다.

목차

실험목적
실험이론
실험준비물
예비과제
실험
주의사항

본문내용

, NAND, NOR 및 Exclusive-OR 게이트의 진리표를 작성하라
Exclusive-OR게이트 진리표 나머지는 실험이론 진리표 참고
A
B
Y
0
0
0
0
1
1
1
0
1
1
1
0
(2) 데이터 시트에서 74LS04, 74LS08, 74LS32, 74LS00, 74LS02 및 74LS86의 내부기능을 확인하여라.
(3) 사용할 논리장치의 구조에 대해 요약 기술하여라.
74LS04 : NOT Gate가 6개 내장된 IC
74LS08 : AND Gate가 4개 내장된 IC
74LS32 : OR Gate가 4개 내장된 IC
74LS02 : NOR Gate가 4개 내장된 IC
74LS86 : Exclusive-OR Gate가 4개 내장된 IC
실험
(1) SN7408로 회로를 결선하고, 1)B=0, 2)B=1, 3)B=open 상태에 대하여 진리표를 작성하라
= 5V(pin 14), GND = 0V(pin 7)
(2) 4입력 AND 게이트의 진리표를 작성하라.
(3) SN7432로 2입력 OR 회로 진리표를 작성하라.
(4) SN7404로 회로를 구성하고 각 단자의 진리표를 만들어라.
(5) SN7402로 다음과 같이 회로를 구성하고, B단자의 3가지 입력에 대하여 진리표를 구성하라.
(6) SN7486 및 SN7404를 이용하여 회로를 구성하고, 각각에 대하여 진리표를 작성하라.
주의사항
(1) 최대 정격 전류 및 전압을 초과하여 사용하지 않는다.
(2) 열과 습기에 약하므로 취급할 때 주의한다.
(3) 핀번호에 유의한다. 핀번호를 바꿀시 방향이 반대가 된다.
(4) 출력핀끼리 접속하지 않는다.

키워드

  • 가격1,500
  • 페이지수5페이지
  • 등록일2021.09.08
  • 저작시기2014.4
  • 파일형식한글(hwp)
  • 자료번호#1155290
본 자료는 최근 2주간 다운받은 회원이 없습니다.
다운로드 장바구니