목차
실험9. PLD를 이용한 회로구성
관련이론
○ PLD란?
○ PLA
○ PAL
실험계획
Reference
관련이론
○ PLD란?
○ PLA
○ PAL
실험계획
Reference
본문내용
트 배열은 고정되어 있으며, AND게이트 배열만이 프로그래밍할 수 있다. 그림에서 각 AND게이트는 입력에 대해 프로그램 된 곱항을 출력하고 있으며, 각 OR게이트는 입력이 고정되어 있고 입력이 4개이므로 최대 4개의 곱항을 합한 결과를 출력할 수 있다. 따라서 <그림5>에서 보인 PAL은 다음과 같은 부울 함수를 구현한 것이다.
실험계획
1. WINCUPL로 앞의 예제로 나온 반가산기를 구현해 시뮬레이션 해 본다.
실제 GAL 16V8에 다운로드 하여 테스트 해본 후 출력 파형을 그림 9-3에 그린다.
: WINCUPL프로그램을 처음접하는 것이므로 사용방법을 자세히 숙지한다.
2. WINCUPL로 전가산기를 구현해 시뮬레이션 해 본다.
실제 GAL 16V8에 다운로드 하여 테스트 해본 후 출력 파형을 그림 9-4에 그린다.
: 전가산기의 부울대수식을 만들고 위 실험과 동일한 방법으로 WINCUPL을 실행한다.
WINCUPL 시뮬레이션 결과
반가산기
전가산기
Reference
1. 디지털논리시스템(동명사)-정의봉 저.
2. 디지털공학실험(복두출판사)-김상욱외 7명
3. Didital Logic Application And Design, Yarbrough
실험계획
1. WINCUPL로 앞의 예제로 나온 반가산기를 구현해 시뮬레이션 해 본다.
실제 GAL 16V8에 다운로드 하여 테스트 해본 후 출력 파형을 그림 9-3에 그린다.
: WINCUPL프로그램을 처음접하는 것이므로 사용방법을 자세히 숙지한다.
2. WINCUPL로 전가산기를 구현해 시뮬레이션 해 본다.
실제 GAL 16V8에 다운로드 하여 테스트 해본 후 출력 파형을 그림 9-4에 그린다.
: 전가산기의 부울대수식을 만들고 위 실험과 동일한 방법으로 WINCUPL을 실행한다.
WINCUPL 시뮬레이션 결과
반가산기
전가산기
Reference
1. 디지털논리시스템(동명사)-정의봉 저.
2. 디지털공학실험(복두출판사)-김상욱외 7명
3. Didital Logic Application And Design, Yarbrough
추천자료
- [회로이론정리] 회로망 정리
- 전기 회로의 회로
- [전자회로] 직류 증폭 회로 (트랜지스터 차동 증폭)
- [전기회로실험] 직병렬회로/전체 저항/분류기/분압기(배율기) 실험 결과 레포트
- [전자회로실험] 직렬 및 병렬 공진 회로 실험 (예비+결과레포트)
- 기초 회로실험 - 멀티미터사용법및 기초회로이론
- 항공기의 회로 보호 장치 / 회로 제어 장치
- [전기회로실험] Mesh Current(망로 전류) and Bridge Circuit(평형 브리지 회로) 결과보고서
- [전기회로실험] 직류회로 설계 예비보고서
- 에미터 공통회로의 출력 특성곡선 - 에미터 공통회로의 컬렉터 특성(VCE-IC)을 실험 한다.
- 전자 회로실험 -클램핑회로
- [논리회로 실험] 12장 예비 보고서 - 레지스터의 종류, 시프트 레지스터 회로, 4 비트 양방향...
- [기초전자회로실험] 논리회로의 기초 및 응용 예비레포트
- 디지털 회로 (자판기 회로 레포트)