디지털 회로 (자판기 회로 레포트)
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
  • 24
  • 25
  • 26
  • 27
  • 28
  • 29
  • 30
  • 31
  • 32
  • 33
  • 34
  • 35
  • 36
  • 37
  • 38
  • 39
  • 40
  • 41
  • 42
  • 43
  • 44
  • 45
  • 46
  • 47
  • 48
  • 49
  • 50
  • 51
  • 52
  • 53
  • 54
  • 55
  • 56
  • 57
  • 58
  • 59
  • 60
  • 61
  • 62
  • 63
  • 64
  • 65
  • 66
  • 67
  • 68
  • 69
  • 70
  • 71
  • 72
  • 73
  • 74
  • 75
  • 76
  • 77
  • 78
  • 79
해당 자료는 10페이지 까지만 미리보기를 제공합니다.
10페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

디지털 회로 (자판기 회로 레포트)에 대한 보고서 자료입니다.

목차

1.제목
2.실험 목적
3.관련이론
4.실험 방법

본문내용

1.제목

동기식 카운터

2.실험 목적

동기식 계수가 2종류 (이진, ÷계수기)를 설계하고 이의 동작을 확인한다.

3.관련이론

비동기식 계수기와는 달리 동기식 계수기는 공통의 클럭신호에 맞춰서 플립플롭들이 동시에 상태를 바꿔 가는 동기 장치이므로 전달 지연이 대단히 적다. 또한 비동기식 장치에서 있을 수 있는 glitch의 염려가 없고, 작은 전달 지연으로 인해 빠른 클록 신포에 의해 구동할 수 있다는 점이 동기식 장치가 비동기식 장치에 비해 복잡하긴 해도 일반적으로 사용되는 이유이다. 동기식 계수기에는 세기의 방향에 따라 올려세기 계수기와 내려세기 계수기 혹은, 세는 주기에 따라 이진 계수기와 십진 계수기 등으로 구별할 수 있다.
modulo-N계수기는 N개의 출력상태만을 갖는 계수기를 지칭하며 ÷N 계수기라고도 한다. 임의의 N에 대해서도 Modulo-N계수기를 설계할 수 있으며, 모든 계수기의 설계에 적용되는 바, 플립플롭의 입력 측의 규칙성을 막연히 찾으려 하지 말고, 계수기는 정확히 정의된 한정상태기계이므로 일반적인 상태기계를 구현하는 방법에 의해 상태도로부터 적절한 플립플롭을 사용하여 구현하는 것이 바람직하다.

4.실험 방법

(1)이진카운터를 구성한다.
(2)Clear 신호를 0->1로 하여 Q1Q2Q3Q4=0000으로 만든다.
(3)클록입력에 한번씩 펄스를 주어서 매 펄스마다 Q1Q2Q3Q4 값을 측정하여 기록한다.
(4)÷3계수기의 회로를 구성한다
(5)Clear 입력에 0->1로 하여 Q1Q2=00으로 만든다.
(6)클록입력에 펄스를 주어서 Q1Q2의 상태표를 기록한다.

5.Reference

디지털 회로 실험 <한양대학교>
디지털 논리 회로
  • 가격2,000
  • 페이지수79페이지
  • 등록일2015.10.06
  • 저작시기2014.6
  • 파일형식압축파일(zip)
  • 자료번호#983465
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니