#8 태브냉 및 노턴의 정리
본 자료는 2페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
해당 자료는 2페이지 까지만 미리보기를 제공합니다.
2페이지 이후부터 다운로드 후 확인할 수 있습니다.

목차

1. 실험의 목적

2. 관련이론
테브냉의 정리
노오턴의 정리

3. 준비사항

4. 실험방법

5. PSpice 시뮬레이션

6. 검토 및 고찰

본문내용

서 전류 I를 구하면
가 된다.
3. 준비사항
3.1 실험에 사용할 기기
직류전원공급장치 1대
디지털 멀티미터 1대
3.2 실험에 사용할 부품
저항 1/2W(100Ω , 220Ω , 330Ω , 470Ω) 각 1개
4. 실험방법
(1) 그림 5에서 사용되는 저항의 측정치를 기록하라.(전원은 2V로 변경하여 실험할것,
저항단위는 ohm)
(2) 부하 전압 VL 과 부하 전류 I L 를 계산하라.
(3) 회로망 N에서 단자 a-b왼쪽 회로에 대한 테브냉 등가 저항 Req 와 등가 전압 Veq 계
산하라. 여기서 전압원은 이상적이라고 생각한다.
(4) 위 (3)에서 얻은 결과로 테브냉의 등가 회로와 부하를 연결한 회로도를 그려라.
(5) 위 (4)의 결과를 이용하여 부하 전압 및 부하 전류를 계산하라.
(6) 만약 전압원이 이상적이 아니고 전압원의 출력 단자에서 측정한 내부저항이 각각
10Ω , 50Ω 100Ω 이라고 했을 때의 테브냉의 등가 전압 Veq 및 등가 저항 Req 를
계산하라.
(7) 단자 a-b를 개방(부하 470Ω 을 제거)한 상태에서 전압계로 단자 a-b사이의 개방 회
로 전압 Veq 를 측정하라.
(8) 전압원은 단락하고 부하는 개방시키고 회로망 N의 단자 a-b에서 저항 Req 를 저항계
로 측정하라.
(9) 위 (7) 및 (8)에서 얻은 결과를 이용하여 테브냉의 등가 회로와 부하를 연결한 회
로도를 그려라.
(10) 위 (9)의 회로를 구성하고 부하 전압 및 부하 전류를 측정하라.
5. 익힘 문제
(1) 태브냉 정리를 실제 회로해석을 위해 어떻게 이용할 수 있는지 구체적인 예를 들어
설명하시오.
(2) 실험 (2) 및 (5)의 결과를 비교 하라.
(3) 전압원의 내부 저항은 태브냉 등가 회로에서 어떤 영향을 미치는가?
(4) 실험 (5) 및 (10)의 결과를 비교하라.
5. PSpice 시뮬레이션
시뮬레이션 할 내용 : 전체전류 및 각 저항에 흐르는 전류 측정
시뮬레이션 조건 : Transient 해석, Run to time : 40ms
시뮬레이션 결과 : 각 저항에 나뉘어 흐르는 전류의 합이 전체전류와 같은지 확인한다.
6. 검토 및 고찰
일단 태브냉의 정리와 노턴의 정리 이 두 정리는 복잡한 회로를 간단히 만들 수 있는 법칙이다. 태브냉의 정리는 전압원과 저항의 회로가 테브난 등가로 전환할 수 있음을 설명하는 것이고 노턴의 정리는 내부 저항 과 병렬한 정전류원으로 이루어진 간단한 등가 회로로 변환하여 나타낼수 있음을 나타낸 것이다. 이 정리들은 매우 유용한 것 같다. 회로이론시간에 배웠기 때문에 이론으로만 알았지만 이 정리고 노턴의 정리는 쓸데없는 부분을 제거해 회로가 간단해져서 유용한 것 같다. 회사에서 일할 때도 간단한 것이 좋다고 했는데 이법칙을 적용하면 부품값을 최소화 할 수 있기 때문이다. 이 부분을 배우면서 떠오른 문구가 있는데 “가장 어려운 것은 복잡하게 만드는 것이 아니라 단순하게 만드는 것이다” 라는 것이다. 정말 회로정리를 하면서 이해하고 간단하게 만드는 것이 가장 어려운 것 같다.
  • 가격3,000
  • 페이지수7페이지
  • 등록일2011.06.20
  • 저작시기2011.5
  • 파일형식한글(hwp)
  • 자료번호#685215
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니