실험 15. 플립플롭의 기능(예비보고서)
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

실험 15. 플립플롭의 기능(예비보고서)에 대한 보고서 자료입니다.

목차

▣ 실험 목적
▣ 실험 이론
▣ 예비과제
⑴ Latch 회로와 Flip-Flop회로를 비교 설명 하라.
⑵RS flip flop을 JK, D, T flip flop으로 변환시켜라.
⑶Race problem에 대하여 timing chart를 이용하여 설명하라.

본문내용

클럭 펄스가 나타날 때까지 그 상태를 유지함을 의미한다.
D-타입의 플립플롭과 래치를 사용할 경우 회로 구성은 같으나 D 플립플롭은 클럭 펄스가 상승 또는 하강하는 에지 바로 직전의 입력 신호가 출력에 반영되어 다음 클럭 펄스가 나타날 때까지 그 상태를 유지한다. 따라서 인위적인 예제이지만 클럭 펄스의 폭이 넓어도 D 플립플롭은 출력의 변화가 없지만 래치는 클럭 펄스의 폭이 넓으면 그 동안에 입력의 변화가 출력에 나타나게 된다. 이는 래치보다는 플립플롭이 좀더 안정적인 동작을 보장한다는 의미이기도 하다.
⑵RS flip flop을 JK, D, T flip flop으로 변환시켜라.

RS flip flop
JK flip flop

RS flip flop
D flip flop

RS flip flop
T flip flop
⑶Race problem에 대하여 timing chart를 이용하여 설명하라.
Race problem이란 신호가 지연되면서 오동작이 일어나는 현상을 말하는데
예를 들어 JK 플립플롭에서 현재 JK단자에 LOW가 입력되고 있다가 잠시 후 HIGH가 인가되고 난 상태에서 잠시 후에 클럭 신호가 인가되면 출력이 LOW로 바뀌게 되는데 그런데 만약 패턴의 길이가 길든 아니면 다른 로직을 통해서 클럭 신호가 인가된 후에 JK단자에 LOW에서 HIGH 신호가 인가된다면 출력은 응답이 없고 변화가 없게 된다. 이런 상황을 Race problem이라고 한다. 따라서 이런 경우 역으로 CLOCK신호를 패턴을 빙빙 돌리거나 다른 게이트를 통해서 조금 천천히 인가되게 하면 정상적인 동작이 이루어진다.

키워드

  • 가격500
  • 페이지수5페이지
  • 등록일2011.09.29
  • 저작시기2010.9
  • 파일형식한글(hwp)
  • 자료번호#704818
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니