실험 3. 가산기와 감산기(Adder & Subtractor)
본 자료는 미만의 자료로 미리보기를 제공하지 않습니다.
닫기
  • 1
  • 2
  • 3
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

목차

< 목 적 >

< 질문사항 >

본문내용

설계
② 특징
- 시프트 레지스터 2개에 입력 A, B를 넣어 LSB(least significant bit)가 맨 오른쪽에 오도록 하고 전가산기의 Sum Carry를 저장하도록 Sum register와 Carry storage(플립플롭)를 전가산기에 연결하면 곧 직렬가산기 회로가 된다.
- 클럭 펄스가 들어올 때마다 한 비트씩 A, B가 전가산기에 들어간다.
- 가산되어 나온 Sum은 Sum register에 저장되고 Carry를 플립플롭에 일시 저장
- 다음 비트의 가산에 Carry 입력으로 들어간다.
- 여러 개의 입력을 가산할 필요가 있을 때는 Accumulator를 시프트 레지스터로 사용가능
- 직렬 가산기는 회로가 작다는 장점이 있지만, 직렬로 연속 동작을 시키려면 많은 시간이 걸린다.
  • 가격2,300
  • 페이지수3페이지
  • 등록일2012.03.11
  • 저작시기2010.12
  • 파일형식한글(hwp)
  • 자료번호#732799
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니