Digital Filter Design using Matlab and Verilog
본 자료는 8페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
  • 19
  • 20
  • 21
  • 22
  • 23
해당 자료는 8페이지 까지만 미리보기를 제공합니다.
8페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

Digital Filter Design using Matlab and Verilog에 대한 보고서 자료입니다.

목차

1. FDAtool (Filter Design & Analysis Tool) 실행
2. FIR Filter Spec. 결정
3. 1차 튜닝
4. 1차 튜닝 결과(1)
5. 1차 튜닝 결과(2)
6. 1차 튜닝 결과(3)
7. Quantization (양자화-1)
8. Quantization (양자화-2)
9. Coefficient 수정
10. 최종 Coefficient
11. 수정된 필터 특성
12. Matlab Full Code
13. FIR Filter 의 주파수 특성
14. Matlab Simulation Result
15. Hardware Reduction
16. Delay Design with Verilog
17. Adder Design with Verilog
18. Coefficient Multiplier Design with Verilog
19. Verilog Full Code
20. Testbench Full Code
21. Simulation Result(1)
22. Simulation Result(2)

본문내용

Digital Filter Design Using Matlab & Verilog




Fdatool (Filter Design & Analysis Tool) 실행
╋━━━━━━━━━━─────────………………

필터를 설계하기 위해 Fdatool 을 실행시킨다.

Start > Toolboxes > Filter Design > Filter Design & Analysis Tool

 ≪ 그 림 ≫
       ↘ 
        ≪ 그 림 ≫




Fdatool (Filter Design & Analysis Tool) 실행
╋━━━━━━━━━━─────────………………

일단, 스펙에 관련된 부분만 입력한다.
나머지는 default!

Frequency Specifications

Units : MHz
Fs : 27
Fpass : 1.3
Fstop : 1.5

Magnitude Specifications

Wpass : 1
Wstop : 60

 ≪ 그 림 ≫




1’st Tuning
╋━━━━━━━━━━─────────………………

1차 튜닝을 하는데, 앞장에서 freq.=0Hz 일때의 Mag.=-25dB 이하 가 된것을 0dB 근처까지 옮긴다. (제한된 자원으로 spec. 을 만족시키려다 보니…)

Filter Order

Specify order : 10 → 12

의미:하드웨어를 늘리는 것임.

Frequency Specifications

Fstop : 1.5 → 4.3

의미: spec. 완화

 ≪ 그 림 ≫

키워드

비디오,   디지털,   필터,   FIR,   Filter,   Matlab,   Verilog,   실무
  • 가격2,000
  • 페이지수23페이지
  • 등록일2012.10.23
  • 저작시기2012.10
  • 파일형식파워포인트(ppt)
  • 자료번호#772972
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니