실험 18. RC 회로의 리액턴스 측정 & 실험 19. 캐패시터 회로 & 실험 20. RC회로의 과도 응답 & 실험 21. RLC회로의 응답 & 설계과제 결과
본 자료는 6페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
  • 15
  • 16
  • 17
  • 18
해당 자료는 6페이지 까지만 미리보기를 제공합니다.
6페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

실험 18. RC 회로의 리액턴스 측정 & 실험 19. 캐패시터 회로 & 실험 20. RC회로의 과도 응답 & 실험 21. RLC회로의 응답 & 설계과제 결과에 대한 보고서 자료입니다.

목차

1. 제목 : 실험 18. RC 회로의 리액턴스 측정
2. 실험결과
3. 결과 분석
4. 토의 사항
5. 참고 문헌


1. 제목 : 실험 19. 캐패시터 회로
2. 실험결과
3. 결과 분석
4. 검토 사항
5. 토의 사항
6. 참고 문헌


1. 제목 : 실험 20. RC회로의 과도 응답
2. 실험결과
3. 결과 분석
4. 검토 사항
5. 토의 사항
6. 참고 문헌


1. 제목 : 실험 21. RLC회로의 응답
2. 실험결과
3. 결과 분석
4. 검토 사항
5. 토의 사항
6. 참고 문헌


1. 제목 : 설계과제 결과
2. 설계 문제 :
3. 실험결과 및 분석
4. 참고 문헌

본문내용

1. 제목 : 실험 18. RC 회로의 리액턴스 측정


2. 실험결과

     ≪ 그 림 ≫

 (1) 표 18-1. VR 과 Vc 의 측정

      ≪ 표 ≫

 (2) 표 18-2. Xc의 측정

      ≪ 표 ≫

 (3) 표 18-3. 임피던스의 측정

      ≪ 표 ≫


3. 결과 분석

 PSpice 회로 구성 및 simulation 결과


    ≪ 그 래 프 ≫
  그림 18-5 C=1uF 일때

    ≪ 그 래 프 ≫
  그림 18-5 C=0.47uF 일때

    ≪ 그 래 프 ≫
  그림 18-5 C=0.1uF 일때




≪ … 중 략 … ≫




4. 토의 사항
 그림18-3, 4, 5에서 보면 PSpice로 시뮬레이션 해본 결과 각 파형이 위상차가 발생하였다. 걸리는 전압은 캐퍼시턴스가 줄어들수록 늘어났다. 표 18-4에서는 Vc, Vr, I를 측정하였는데 계산값과 비교하여 보니 오차가 1uF에서는 21.29%에서 32.49%까지 발생하였고 0.47uF에서는 20.38%에서 30.91%까지 0.1uF에서는 2%에서 4.87%가 발생하였다




≪ … 중 략 … ≫




1. 제목 : 실험 19. 캐패시터 회로

2. 실험결과

 (1) 표 19-1. 병렬합성 정전용량의 측정

      ≪ 표 ≫

 (2) 표 19-2. 직렬합성 정전용량의 측정

     ≪ 그 림 ≫
  • 가격3,300
  • 페이지수18페이지
  • 등록일2013.07.01
  • 저작시기2011.5
  • 파일형식기타(docx)
  • 자료번호#854990
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니