|
논리회로 설계 및 시뮬레이션, 포항공과대학교 Ⅰ. 게이트와 트랜지스터논리게이트
1. 부정회로(NOT)
2. NAND 회로
3. NOR회로
Ⅱ. 게이트와 NAND(부정 논리곱 회로)게이트
1. N입력 NAND 게이트의 모든 입력을 연결시켜서 1 입력 NAND 게이트를
|
- 페이지 7페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
트의 구현보다 더 간단하다.
NAND 게이트는 입력이 모두 1일 때에만 출력이 0이며, NOR 게이트는 입력이 적어도 하나가 1일 때에만 출력이 0이다.
Ⅶ. 게이트와 AND(논리곱회로)게이트
AND 게이트는 모든 입력에 신호가 들어올 때만 (\"1\")출력에 신
|
- 페이지 9페이지
- 가격 6,500원
- 등록일 2013.07.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리 대수라고도 한다. 이 불 대수는 논리 회로를 다루는데 편리한 도구로 이용되고 있으며, 컴퓨터의 논리회로 분야에서 널리 이용되고 있다.
불 대수에서 기본적으로 취급하는 기본적인 연산에는
논리곱(AND)
논리합(OR)
논리부정(NOT)
등이
|
- 페이지 4페이지
- 가격 800원
- 등록일 2010.01.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
3입력 AND 식은 다음과 같다.
논리대수에서 논리곱은 아래와 같은 기본 규칙을 이용한다.
논리합의 부정은 논리회로에서 NOR 회로로서 OR 회로의 결과에 보수를 취한 것과 같으며 2-입력 NOR 함수는 다음과 같음 방정식 형태로 표현할 수 있다.
논
|
- 페이지 7페이지
- 가격 1,300원
- 등록일 2009.04.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로의 기본적인 하드웨어 소자로, 두 개 이상의 입력단자와 1개의 출력단자를 가짐
기본 연산 : 논리곱(AND), 논리합(OR), 논리부정(NOT), 배타적논리합(택)
불 대수(Boolean algebra)
논리적 상관관계를 다루며, 0(거짓)과 1(참)의 2가지 값만
|
- 페이지 189페이지
- 가격 3,000원
- 등록일 2015.09.16
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|